点击切换搜索课件文库搜索结果(80)
文档格式:DOC 文档大小:1.36MB 文档页数:16
状态化简(Reduction of State) 在根据文字描述的设计要求建立原始状态 图的过程中,由于状态设置的考虑与方法不 同,可能得到多种形式的原始状态图。但只要 过程正确,所得的各种形式原始状态图都是正 确的,但状态图中的状态数和结构可能存在较 大差别
文档格式:DOC 文档大小:648KB 文档页数:29
一、重要的时序电路模块( SEQUENTIAL CIRCUIT MODELS)是构成数字系统和计算机的重要组成部分,主要是寄存器和计数器。 二、寄存器常用于数字系统中数据的暂存和传输。计数器除用于计数外,还对时序电路操作序列的跟踪和控制发挥重要作用。它们同时 都是构成CPU的重要基础模块。 三、通用时序电路模块由门电路与触发器组合构成,其特点是由多个或多级相同的单元电路构成。 四、这些模块可用于构造标准的TTL器件,也可作为VLS设计库中的功能块
文档格式:PDF 文档大小:1.2MB 文档页数:7
对按转子磁链定向的矢量控制系统进行了智能控制研究.根据矢量控制的特点,充分运用计算机丰富的逻辑判断和数值运算功能对控制系统进行设计,不仅可以实现模拟控制器的数字化,而且可以突破模拟控制器参数为定值的局限.重点介绍了根据系统的变量变化趋势来确定数字调节器参数的变化规则,同时对于各个不同的调节规律,采用不同的控制策略,使得系统具有更好的动、静态性能指标,更强的鲁棒性.最后通过仿真和实验证明了本文理论的正确性
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PPT 文档大小:899KB 文档页数:51
一、数字电路根据其工作特点和结构的不同可以分为两大类:组合电路——不具备有记忆功能
文档格式:PPT 文档大小:729KB 文档页数:38
数字电路根据其工作特点和结构的不同可以分为两大类: 组合电路——不具备有记忆功能。 时序电路——具备有记忆功能
文档格式:PPT 文档大小:1.19MB 文档页数:40
在各种复杂的数字电路中,不但需要对二值信号 进行算术运算和逻辑运算,还经常需要将这些信号和 运算结果保存起来。为此,需要使用具有记忆功能 的基本单元。能够存储一位二值信号的单元电路, 被称为触发器。用“FF”表示。 为了实现记忆一位二值信号的功能,触发器必 须具备以下两个基本特点
文档格式:PPT 文档大小:1.17MB 文档页数:49
在各种复杂的数字电路中,不但需要对二值信号 进行算术运算和逻辑运算,还经常需要将这些信号和 运算结果保存起来。为此,需要使用具有记忆功能 的基本单元。能够存储一位二值信号的单元电路, 被称为触发器。用“FF”表示。 为了实现记忆一位二值信号的功能,触发器必 须具备以下两个基本特点
文档格式:PPT 文档大小:1.58MB 文档页数:68
一、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确
文档格式:PPT 文档大小:1.31MB 文档页数:46
1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态转移表和状态转移图
上页12345678下页
热门关键字
搜索一下,找到相关课件或文库资源 80 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有