点击切换搜索课件文库搜索结果(817)
文档格式:PPT 文档大小:1.03MB 文档页数:40
6.1 时序逻辑电路的基本概念 6.2 时序逻辑电路的分析方法 6.3 同步时序逻辑电路的设计方法
文档格式:PPT 文档大小:3.27MB 文档页数:152
4.1 概述 4.2 组合逻辑电路的分析方法和设计方法 4.3 若干常用的组合逻辑电路 4.4 组合逻辑电路中的竞争-冒险现象
文档格式:PPT 文档大小:1.23MB 文档页数:52
§5-1 概述 §5-2 时序逻辑电路的分析方法 §5-3 若干常用的时序逻辑电路 §5-4 时序逻辑电路的设计方法
文档格式:PPT 文档大小:43.5KB 文档页数:2
通用阵列逻辑(General Array Logic) 工艺:E2CMOS 擦除方式:加电 基本结构:与或阵列(可编与、固定或) 输出电路结构:OLMC(可编程)
文档格式:PPT 文档大小:172.5KB 文档页数:7
用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 为减小芯片面积,简化译码器,使输出函数为最简的与或表达式,采用PLA。例1的PLA形式
文档格式:PDF 文档大小:6.51MB 文档页数:135
2.1 数字逻辑基础  2.1.1 数制、转换及编码  1)数制的基与权  2)几种进制及其特点  3)不同进制的表示方法  4)不同进制数的转换  5)信息的编码方式  2.1.2 二进制数的算术运算  2.1.3 二进制数的逻辑运算(布尔代数)  2.1.4 逻辑门电路  2.1.5 加法器电路  2.1.6 其它逻辑电路 2.2 微处理器
文档格式:PPT 文档大小:1.48MB 文档页数:48
4.1 概述 4.2 组合逻辑电路的分析与设计方法 4.3 常用组合逻辑电路部件 4.4 组合逻辑电路中的竞争-冒险
文档格式:PPT 文档大小:9.14MB 文档页数:19
一、寄存器 寄存器是用来寄存数码的逻辑部件,所以必须具备接收和寄存数码的 功能。任何一种触发器都可以构成寄存器,每一个触发器存放一位二进制数 或一个逻辑变量,用n个触发器组成的寄存器就可以存放n位二进制数或n个 逻辑变量
文档格式:PPT 文档大小:8.69MB 文档页数:347
第一章 绪论 第二章 逻辑代数基础 第三章 逻辑门电路 第四章 集成触发器 第五章 脉冲信号的产生与整形 第六章 组合逻辑电路 第七章 时序逻辑电路 第八章 数模和模数转换器 第九章 半导体存储器
文档格式:PPT 文档大小:3.03MB 文档页数:141
第21章门电路和组合逻辑电管电路 21.1脉冲信号 21.2晶体管的开关作用 21.3分立元件门电路 21.4TTL门电路 21.5MOS门电路 21.6逻辑代数 21.7组合逻辑电路的分析与综合 21.8加法器 21.9编码器 21.10译码器和数字显示 21.10数据分配器和数据选择器 21.12应用举例
首页上页7576777879808182下页末页
热门关键字
搜索一下,找到相关课件或文库资源 817 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有