点击切换搜索课件文库搜索结果(220)
文档格式:DOC 文档大小:906.5KB 文档页数:14
同步时序电路设计是其分析的逆过程,是根据对电路逻辑功能的要求设计出具体的时序 逻辑电路。 同步时序电路是由触发器和组合逻辑构成,其设计就是选择触发器和寻找组合电路, 并将二者有机连接构造出满足设计要求的时序逻辑电路的过程
文档格式:PPT 文档大小:714KB 文档页数:63
6.5同步时序逻辑电路的设计 同步时序逻辑电路设计又称同步时序逻辑电路 综合,其基本指导思想是用尽可能少的触发器和门 电路来完成设计。 6.5.1同步时序电路设计的一般步骤 1.作原始状态图和状态表; 2.对原始状态表化简; 3.状态分配; 4.选定触发器;5.求出输出函数和激励函数表达式; 6.画出逻辑电路图
文档格式:PPT 文档大小:4.8MB 文档页数:54
◼10.1 典型DSP板的硬件设计 ◼ 10.1.1 概述 ◼ 10.1.2基本电路模块 ◼ 10.1.3 FLASH电路模块 ◼ 10.1.4 SDRAM电路模块 ◼ 10.1.5 数模转换电路 ◼ 10.1.6 SD卡接口电路 ◼ 10.1.7 USB接口电路 ◼ 10.1.8 自启动电路模块 ◼10.2 CPLD电路模块设计 ◼10.3 DSP板测试程序 ◼10.4 综合设计实例1: 自适应系统辨识 ◼10.5 综合设计实例2: 数字式有源抗噪声耳罩
文档格式:PPT 文档大小:37.5KB 文档页数:3
《通信电路原理》课程课堂讨论题二 通信电路的机辅电路分析和系统仿真 模拟滤波器的分析和设计:390201 高频小信号放大器电路分析和设计:390202 C类放大器电路分析和设计:390203 振荡器电路分析和设计:390204 调幅和解调电路分析和设计:390205 每个专题的讨论时间不超过15分钟
文档格式:PDF 文档大小:1.68MB 文档页数:48
 单级OTA的设计  CMOS密勒OTA的设计  GBW和相位裕度的设计  其他指标:输入范围、输出范围、SR…
文档格式:PPT 文档大小:3.1MB 文档页数:167
4.1 印制电路板设计基础 4.1.1 印制电路板结构 4.1.2 元件封装 4.1.3 层 4.1.4 铜膜导线 4.1.5 焊盘 4.1.6 过孔 4.1.7 各类膜 4.1.8 丝印层 4.1.9 网格状填充区和填充区 4.1.10 PCB图的设计流程图4-10 PCB设计流程 4.1.11 PCB板设计的一般原则 4.2 PCB编辑器 4.3 电路板物理结构及环境参数设置 4.4 网络表编辑和导入 4.5 PCB元件的布局 4.6 PCB布线 4.7 PCB敷铜和补泪滴 4.8 项目实训
文档格式:PPT 文档大小:2.01MB 文档页数:47
◼10.1 典型DSP板的硬件设计 ◼10.2 CPLD电路模块设计 ◼10.3 DSP板测试程序 ◼10.4 综合设计实例1: 自适应系统辨识 ◼10.5 综合设计实例2: 数字式有源抗噪声耳罩
文档格式:PPT 文档大小:4.77MB 文档页数:51
◼10.1 典型DSP板的硬件设计 ◼10.2 CPLD电路模块设计 ◼10.3 DSP板测试程序 ◼10.4 综合设计实例1: 自适应系统辨识 ◼10.5 综合设计实例2: 数字式有源抗噪声耳罩
文档格式:PPT 文档大小:1.61MB 文档页数:181
8.1 硬件设计概述 8.2 DSP系统的基本设计 8.3 DSP的电平转换电路设计 8.4 DSP存储器和I/O的扩展 8.5 DSP与A/D和D/A转换器的接口 8.6 DSP系统的硬件设计实例
文档格式:PDF 文档大小:3.88MB 文档页数:33
北京大学:《集成电路原理与设计 Principle of Integrated Circuits》课程电子教案(集成电路设计实习)单元实验3(第1次课)模拟电路单元实验——差分放大器电路设计
首页上页56789101112下页末页
热门关键字
搜索一下,找到相关课件或文库资源 220 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有