点击切换搜索课件文库搜索结果(902)
文档格式:PPT 文档大小:123.5KB 文档页数:24
第三章语句及控制结构 本章的主要内容包括: 一、C语言中的语句 二、C语言中的控制结构 三、结构化程序设计方法
文档格式:PPT 文档大小:79KB 文档页数:16
第四章函数和程序结构 本章的主要内容包括: 一、C语言函数的概念,如何调用C提供的库函数,如何自己来定义函数,并调用这些函数。中的数据表示 1.多文件组成C程序的方法 2.变量生存期作用域 3.C语言的数学函数
文档格式:PPT 文档大小:133.5KB 文档页数:22
第二章数据类型、运算符与表达式 本章的主要内容包括: 一、C语言中的数据表示 二、C语言数据类型 三、C语言的表达式计算 四、C语言的数学函数
文档格式:PDF 文档大小:362.63KB 文档页数:14
第3章 Verilog语言要素 本章介绍 Verilog HDL的基本要素,包括标识符、注释、数值、编译程序指令、系统任务 和系统函数。另外,本章还介绍了 Verilog硬件描述语言中的两种数据类型
文档格式:PPT 文档大小:82KB 文档页数:16
第8章编译预处理 所谓编译预处理是指,在对源程序进行编译之前,先对源程序中的编译预处理命令进行处理;然后再将处理的结果,和源程序一起进行编译,以得到目标代码。 8,1宏定义与符号常量 8,2文件包含 8.3条件编译
文档格式:PDF 文档大小:623.68KB 文档页数:24
在前几章中,我们已经介绍了使用门和UDP实例语句的门级建模方式,以及用连续赋值 语句的数据流建模方式。本章描述 Verilog HDL中的第三种建模方式,即行为建模方式。为充 分使用 Verilog HDL,一个模型可以包含所有上述三种建模方式
文档格式:PPT 文档大小:79.5KB 文档页数:16
所谓编译预处理是指,在对源程序进行编译之前,先 对源程序中的编译预处理命令进行处理;然后再将处理的 结果,和源程序一起进行编译,以得到目标代码。 8.1宏定义与符号常量 8.2文件包含 8.3条件编译
文档格式:PDF 文档大小:314.69KB 文档页数:10
第5章门电平模型化 本章讲述 Verilog HDL为门级电路建模的能力,包括可以使用的内置基本门和如何使用它 们来进行硬件描述
文档格式:PPT 文档大小:510.5KB 文档页数:82
9.1多媒体制作工具简介 9.2初识菜单栏 9.3认识常用工具栏 9.4认识图标工具栏 9.5【显示】图标和【等待】图标 9.6【擦除】图标和【移动】图标 9.7【声音】图标和【数字电影】图标 9.8交互控制的实现 9.9【计算】图标与【群组】图标 9.10程序流程控制 9.11知识对象 9.12变量和函数 9.13程序的打包与发布 9.14实习指导 9.15习题
文档格式:DOC 文档大小:715KB 文档页数:22
本章首先介绍分析和设计数字电路时常用的数学工具--逻辑代数和卡 诺图,包括逻辑代数的基本公式和基本定律,逻辑函数的代数化简法和卡诺图化简法。 然后介绍组合逻辑电路的分析方法与设计方法。另外,按其结构和工作原理不同,数字 电路可分为两大类,组合逻辑电路和时序逻辑电路
首页上页7778798081828384下页末页
热门关键字
搜索一下,找到相关课件或文库资源 902 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有