点击切换搜索课件文库搜索结果(1141)
文档格式:PPT 文档大小:1.14MB 文档页数:30
例一:下图电路中74157是四位二选一,其输 出端的逻辑表达式为Y=E(A D0+AD1 ),7485是 四位数字比较器
文档格式:PPT 文档大小:1.41MB 文档页数:49
一、计数器的概念 1. 什么叫计数?计数:统计脉冲的个数。 2. 什么叫计数器?计数器:实现计数功能的时序部件
文档格式:PPT 文档大小:1.38MB 文档页数:51
数器。这种计数器的设计方法有三种。 ① SSI (用FF和门自行设计)。 ② 用MSI二进制计数器、十进制计数器。 ③ 直接采用MSI任意进制计数器
文档格式:PPT 文档大小:1.17MB 文档页数:44
用预置数法构成M的计数器时,通常采用置最小 数法,利用MSI计数器的进位输出端QCC作为预置控 制信号接置数端上
文档格式:PPT 文档大小:1.31MB 文档页数:46
1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态转移表和状态转移图
文档格式:PPT 文档大小:1.19MB 文档页数:40
在各种复杂的数字电路中,不但需要对二值信号 进行算术运算和逻辑运算,还经常需要将这些信号和 运算结果保存起来。为此,需要使用具有记忆功能 的基本单元。能够存储一位二值信号的单元电路, 被称为触发器。用“FF”表示。 为了实现记忆一位二值信号的功能,触发器必 须具备以下两个基本特点
文档格式:PPT 文档大小:990.5KB 文档页数:11
ROM与阵列是固定的,是不可编程的,叫做完全译码器, 如果有n位地址输入,与阵列就必须存储2个最小项。或阵列 根据需要是可编程的
文档格式:PPT 文档大小:872KB 文档页数:13
前面介绍的各种门电路及由门电路组成的组合电路,其 共同特点是当前的输出完全取决于当前的输入,与过去的输 入无关,它们没有记忆功能。 在数字系统中:常需要有记忆功能。触发器就是一种具 有记忆功能的逻辑部件。触发器有两个稳定状态,分别表示 二进制数码的“0”和“1”
文档格式:PDF 文档大小:1.62MB 文档页数:44
5.1 概述 5.2 SR锁存器 5.3 电平触发的触发器 5.4 脉冲触发的触发器 5.5 边沿触发的触发器 5.6 触发器的逻辑功能及其描述方法 5.7 触发器的动态特性
文档格式:PPT 文档大小:2.8MB 文档页数:121
7.1 集成计数器 7.2 集成寄存器和移位寄存器 7.3 序列信号发生器 7.4 以MSI为核心的同步时序电路的分析与设计
首页上页8687888990919293下页末页
热门关键字
搜索一下,找到相关课件或文库资源 1141 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有