点击切换搜索课件文库搜索结果(12700)
文档格式:PPT 文档大小:1.84MB 文档页数:77
一、时序电路(sequential circuit):电路某一时刻的稳定输出不仅取决于当前输入(present input ),还取决于过去输入(past input)。触发器作为记忆元件保存了过去的输入。 二、现态与次态:过去的输入用触发器的内部状态来表示,称为现态(present state);当前输入之后转变后的状态称谓次态(next state)。时序电路在外部激励下改变状态,因此,时序电路就是有限状态自动机。 三、在描述触发器功能时,我们用了Q0表示现态,Q表示次态。下面我们会用更一般的描述,Qn表示现态,Qn+1表示次态
文档格式:PPT 文档大小:1.51MB 文档页数:68
一、组合逻辑电路某一时刻的输出只取决于此时刻的输入。 二、时序逻辑电路某一时刻的稳定输出不仅取决于当时的输入,还取决于过去的输入(历史状态)。 三、因此记忆元件(Memory Devices)是时序逻辑电路的基本元件
文档格式:PPT 文档大小:826KB 文档页数:48
1.原理:在控制信号作用下,从多个输入中每次选中一个输出。因此又称多路开关(Multiplexer-MUX)。是计算机系统中使用最多的一类中规模器件
文档格式:PPT 文档大小:1.03MB 文档页数:52
一、把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。 二、译码器就是把一种代码转换为另一种代码的电路
文档格式:PPT 文档大小:677.5KB 文档页数:44
5.1 数字基带信号 5.2 基带传输的常用码型 5.3 基带脉冲传输与码间干扰 5.4 无码间干扰的基带传输特性 5.5 部分响应系统 5.6 无码间干扰基带系统的抗噪声性能 5.7 眼图
文档格式:PPT 文档大小:2.75MB 文档页数:47
8. 1 概述 8.2 现场可编程逻辑阵列(FPLA) 8. 3 可编程阵列逻辑(PAL) 8. 4 通用阵列逻辑(GAL) 8. 5 可擦除的可编成逻辑器件(EPLD) 8. 6 复杂的可编程逻辑器件(CPLD) 8. 7 现场可编程门阵列(FPGA) 8. 8 在系统可编程通用数字开关(ispGDS) 8.9 PLD的编程
文档格式:PPT 文档大小:9.66MB 文档页数:364
一、半导体与数字集成电路: 1、1947年晶体管发明引起了电子学的一次革命,晶体管是约翰·巴丁、沃尔特·布雷登和威廉·肖克莱共同发明,该发明促成了计算机、通信等方面的飞速发展。鉴于它的重要价值,这些人共同获得了1956年的诺贝尔物理学奖
文档格式:PDF 文档大小:69.79KB 文档页数:4
AC(alternating current) 交流(电) A/D(analog to digital) 模拟/数字转换 ADC(analog to digital convertor) 模拟/数字转换器 ADM(adaptive delta modulation) 自适应增量调制 ADPCM(adaptive differential pulse code modulation) 自适应差分脉冲编码调制
文档格式:PPT 文档大小:959KB 文档页数:60
4.2 存储器件 4.1 时序逻辑电路的基本概念 4.1.1 时序逻辑电路的结构模型 4.1.2 状态表和状态图 4.3 锁存器 4.3.1 RS锁存器 4.3.2 门控RS锁存器 4.3.3 D锁存器 4.4 触发器 4.4.1 主从触发器 4.4.2 边沿触发器 4.5 触发器逻辑功能的转换 4.5.1 代数法 4.5.2 图表法 4.6 触发器应用举例
首页上页8990919293949596下页末页
热门关键字
搜索一下,找到相关课件或文库资源 12700 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有