综合搜索课件包文库(990)
文档格式:PPT 文档大小:927.5KB 文档页数:36
7.1 PLD 概述 7.1.1 PLD 的电路结构及分类 7.1.2 PLD 的编程工艺及描述的逻辑规则和符号 7.1.3 PLD 的设计过程及主要优点 7.2 只读存储器 7.2.1 ROM 的内部结构 7.2.2 用ROM 实现组合逻辑设计 7.2.3 常用的LSI ROM器件 7.3 可编程逻辑阵列 7.4 可编程阵列逻辑 7.4.1 组合PAL器件 7.4.2 时序PAL器件 7.5 通用逻辑阵列概述 7.5.1 GAL器件的主要特点 7.5.2 GAL器件的基本机构 7.5.3 GAL器件的命名及分类 7.6 硬件描述语言
文档格式:PPT 文档大小:2MB 文档页数:75
一、掌握同步和异步二进制 和N进制计数器工作原理和电路组成。 二、理解常用中规模计数器结构及应用
文档格式:PPTX 文档大小:514.04KB 文档页数:56
(1)数字电路的基本逻辑单元——门电路,及其对应的逻辑运算与逻辑符号 。 (2)集电极开路门和三态逻辑门。 (3)TTL集成门逻辑功能、外特性和性能参数。 (4)CMOS集成门的逻辑功能、外特性和性能参数。 (5) TTL 与CMOS集成门的接口方法
文档格式:PDF 文档大小:26KB 文档页数:2
实验六数字电压表设计 一、实验目的:结合实验五(A/D采样电路设计)的实验内容,利用AD 转换输出的16进制结果,编写相应程序将8位16进制数转化为三组4位BCD 码,用于驱动数码管
文档格式:PPTX 文档大小:327.16KB 文档页数:14
5.3.1 主从触发器 5.3.2 维持阻塞触发器 *5.3.3 利用传输延时的触发器 5.3.4 触发器的动态特性
文档格式:PPT 文档大小:0.99MB 文档页数:31
1、利用锁相环路实现解调。有关这种解调方法的内容将在 第7章锁相环路中讨论。 2、利用调频波的过零信息实现解调。因为调频波的频率是 随调制信号变化的,所以它们在相同的时间间隔内过零点的 数目将不同。当瞬时频率高时,过零点的数目就多,瞬时频 率低时,过零点的数目就少。利用调频波的这个特点,可以 实现解调。例如BE1调制度测量仪
文档格式:PDF 文档大小:197.08KB 文档页数:15
本章习憲屮的绝大部分都属于以下两种类型:一类是存储器扩展容量的方 法,另一类是用存储器设计组合逻辑电路
文档格式:PPT 文档大小:628.5KB 文档页数:12
一、逻辑函数 1.逻辑函数在数字电路中,逻辑变量表示输入条件,逻辑函数表示输出结果,输入变量A、B、C.通过逻辑运算得到输出结果F。它们之间的结果可表示为: F=f(A、B、C
文档格式:PPT 文档大小:361.5KB 文档页数:14
VC97数字万用表是一种性能稳定、可靠性 高的位万用表,仪表采用23mm字高LED显示器, 读数清晰。可用来测量直流电压、交流电压、直 流电流、交流电流、电阻、电容、频率、占空比、 三极管、二极管及通断测试;同时还设有单位符 号显示、数据保持、相对值测量、自动/手动量程 转换、自动断电及报警功能。其使用方法如下
文档格式:PPS 文档大小:7.73MB 文档页数:71
8.1 概述 8.2 现场可编程逻辑阵列(FPLA) 8.3 可编程阵列逻辑(PAL) 8.4 通用阵列逻辑(GAL) 8.5 可擦除的可编程逻辑器件(EPLD) 8.6 现场可编程门阵列(FPGA) 8.7 PLD的编程(无图) 8.8 在系统可编程逻辑器件(ISP-PLD)
首页上页9293949596979899下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有