点击切换搜索课件文库搜索结果(40)
文档格式:PDF 文档大小:3MB 文档页数:76
FPGA Design Method Design flow & tools Deign Model of Verilog HDL Design style of Verilog HDL Design Examples • RTL level design • Components of Datapath • Components of Controller
文档格式:PDF 文档大小:80.79KB 文档页数:4
通信与信息工程系 综合、设计性实验指导书 课程名称:可编程ASIC原理 实验项目名称:数字钟设计 一、实验目的与要求: (1)、使用VHDL语言或 Verilog语言设计数字钟。 (2)、正确选择实验箱的工作模式。 (3)、正确配置FPGA的引脚。 (4)、实验前预习数字钟原理
文档格式:PDF 文档大小:26KB 文档页数:2
实验六数字电压表设计 一、实验目的:结合实验五(A/D采样电路设计)的实验内容,利用AD 转换输出的16进制结果,编写相应程序将8位16进制数转化为三组4位BCD 码,用于驱动数码管
文档格式:PDF 文档大小:551.2KB 文档页数:17
asic life support(BLS)includes recognition of signs of means that in the first minutes after collapse the victims sudden cardiac arrest(SCA), heart attack, stroke, and chance of survival is in the hands of bystander foreign-body airway obstruction(FBAO); cardiopulmonary Shortening the EMS response interval increases survival resuscitation (CPR); and d
文档格式:PDF 文档大小:188.95KB 文档页数:12
Preamble This note has been written for a b asic course in robust and optimal control at 9th term of the ystem Construction Line, Institute of Electronic Systems, Aalborg University. Originall the note was intended for a course consisting of six modules of four hours each. Currently
文档格式:PDF 文档大小:254.13KB 文档页数:31
第一章作业 1. Top_Down设计方法主要包括哪几个层 次?分别包含什么内容? 2. 什么是IP核?学习VHDL与掌握IP核技 术的关系是什么? 7. FPGA/CPLD的主要优缺点是什么? ASIC的主要优缺点是什么?
文档格式:PDF 文档大小:204.37KB 文档页数:28
一、EDA(Electronic Design Automation) 二、ASIC(Application Specific Integrated Circuit) 三、FPGA(Field Programmable Gate-Array) 四、CPLD(Complex Programmable Logic Device) 五、SOC(System On a Chip)
文档格式:PPT 文档大小:448.5KB 文档页数:21
本章主要介绍的两部分内容: 1.信号处理电路: ⑴施密特触发器 ⑵单稳态触发器 ①.用门电路构成的单稳 ②.ASIC(专用芯片)单稳 ③.用IC.555芯片产生单稳态触发器 2. 波形发生电路: ⑴.用门电路构成的波形发生电路 ⑵.施密特型多谐振荡器 ⑶.石英晶体多谐振荡器 ⑷.IC.555多谐振荡器
文档格式:PPT 文档大小:4.63MB 文档页数:59
1.1 About Digital Design(关于 “ 数字设计 ”) 1.2 Analog versus Digital(模拟与数字) 1.3 Digital Devices(数字器件) 1.4 Electronic Aspects of Digital Design(数字设计的电子技术) 1.5 Software Aspects of Digital Design(数字设计的软件技术) 1.6 Integrated Circuits(集成电路,IC) 1.7 Programmable Logic Devices(可编程逻辑器件)  Programmable Logic Array(PLA, 可编程逻辑阵列)  Programmable Array Logic (PAL, 可编程阵列逻辑)  Programmable Logic Device(PLD, 可编程逻辑器件)  Complex PLD (CPLD, 复杂可编程逻辑器件)  Field-Programmable Gate Array(FPGA, 现场可编程门阵列) Digital Logic Design and Application (数字逻辑设计及应用) 1.8 Application-Specific ICs[专用集成电路(ASIC)] 1.9 Printed-Circuit Boards(PCB, 印制电路板) 1.10 Digital Design Levels(数字设计层次)  Device Physics Level (器件物理层)  IC Manufacturing Process Level(IC 制造过程级)  Transistor Level (晶体管级)  Gates Structure Level (门电路结构级)  Logic Design Level (逻辑设计级)  Overall System Design(整体系统设计) Digital Logic Design and Application (数字逻辑设计及应用)
上页1234下页
热门关键字
搜索一下,找到相关课件或文库资源 40 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有