点击切换搜索课件文库搜索结果(90)
文档格式:PPT 文档大小:3.02MB 文档页数:141
21.1脉冲信号 21.2晶体管的开关作用 21.3分立元件门电路 21.4TTL门电路 21.5mo门电路 21.6逻辑代数 21.7组合逻辑电路的分析与综合 21.8加法器 21.9编码器 21.10译码器和数字显示 21.10数据分配器和数据选择器 21.12应用举例
文档格式:PPT 文档大小:2.79MB 文档页数:148
21.1数字电路概述 21.2晶体管的开关特性 21.3分立元件门电路 21.4TTL门电路 21.5MOS门电路 21.6逻辑代数 21.7组合逻辑电路的分析与综合 21.8加法器 21.9编码器 21.10译码器及显示电路 21.11数据分配器及数据选择器
文档格式:PPT 文档大小:412.5KB 文档页数:52
第二章逻辑门电路 2.1基本逻辑门电路 2.2TTL逻辑门电路 2.3MO逻辑门电路 2.4集成逻辑门电路的应用 2.5正负逻辑及逻辑符号的变换
文档格式:PPT 文档大小:1.82MB 文档页数:15
一、概述 本实验系统主要由FPGA主芯片 (FLEX10K10LC84)和外围丰富的输入输出外 设构成。FPGA主芯片的所有用户可用IO口均没 有同任一外设固定接死,而仅仅以插孔的形式存 在,这为用此开发系统设计出复杂多样的实验提 供了极大的灵活性。 所有外设的接口逻辑都很友好,外设的驱动 已在系统内部为用户设计好,用户可以对所有外 设接口用简单的TTL逻辑电平进行操作
文档格式:PPT 文档大小:1.29MB 文档页数:109
⒈ 基本门电路 ⒉ TTL集成门电路 ⒊ MOS集成门电路
文档格式:PPT 文档大小:3.03MB 文档页数:141
第21章门电路和组合逻辑电管电路 21.1脉冲信号 21.2晶体管的开关作用 21.3分立元件门电路 21.4TTL门电路 21.5MOS门电路 21.6逻辑代数 21.7组合逻辑电路的分析与综合 21.8加法器 21.9编码器 21.10译码器和数字显示 21.10数据分配器和数据选择器 21.12应用举例
文档格式:DOC 文档大小:648KB 文档页数:29
一、重要的时序电路模块( SEQUENTIAL CIRCUIT MODELS)是构成数字系统和计算机的重要组成部分,主要是寄存器和计数器。 二、寄存器常用于数字系统中数据的暂存和传输。计数器除用于计数外,还对时序电路操作序列的跟踪和控制发挥重要作用。它们同时 都是构成CPU的重要基础模块。 三、通用时序电路模块由门电路与触发器组合构成,其特点是由多个或多级相同的单元电路构成。 四、这些模块可用于构造标准的TTL器件,也可作为VLS设计库中的功能块
文档格式:PDF 文档大小:346.26KB 文档页数:22
目录 第20章门电路和组合逻辑电路 第20.2节基本门电路及其组合 第20.2.3题 第20.3节TTL门电路 第20.3.2题 第20.5节逻辑代数 第20.5.5题 第20.5.6题
文档格式:PPT 文档大小:2.51MB 文档页数:83
3.1数字集成电路的分类口 3.2TTL集成逻辑门 3.3Mo集成逻辑门 3.4集成门电路使用中的实际问题
文档格式:PPT 文档大小:1.58MB 文档页数:83
3.1数字集成电路的分类口 3.2TTL集成逻辑门 3.3Mo集成逻辑门 3.4集成门电路使用中的实际问题
首页上页23456789
热门关键字
搜索一下,找到相关课件或文库资源 90 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有