综合搜索课件包文库
类型:教学课件 大小:3.07MB 下载/浏览:32/2760 评论:8 评分:7.4 积分:10
电路设计举例.ppt异步时序电路分析.ppt脉冲异步时序电路设计.ppt时序逻辑电路应用举例.ppt
类型:教学课件 大小:5.29MB 下载/浏览:10/1348 评论:2 评分:7 积分:10
4章组合逻辑电路.ppt第5章常用组合逻辑部件.ppt第6章触发器.ppt第7章时序逻辑电路.ppt
类型:教学课件 大小:13.81MB 下载/浏览:23/2208 评论:9 评分:7.2 积分:10
第2章放大电路基础第3章多级放大电路及集成第4章负反馈放大电路第5章集成运算放大器应用电路第6章正弦
类型:电子教案 大小:6.57MB 下载/浏览:79/3750 评论:24 评分:7.2 积分:10
用半导体器件、基本放大电路、集成运算放大器、组合逻辑电路、触发器时序逻辑电路10章和一个电工电子技
类型:电子教案 大小:6.46MB 下载/浏览:40/2314 评论:11 评分:7.8 积分:10
电路.ppt第8章集成运算放大器.ppt第9章组合逻辑电路.ppt第10章触发器时序逻辑电路.
查看更多课件包>>
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PPTX 文档大小:412.04KB 文档页数:36
7.1概述 7.1.1时序逻辑电路的定义 7.1.2时序逻辑电路的结构 7.1.3时序逻辑电路的分类 7.2 时序逻辑电路的分析 7.2.1时序逻辑电路的分析步骤 7.2.2同步时序逻辑电路的分析举例 7.2.3异步时序逻辑电路的分析举例 7.3同步时序逻辑电路的设计 7.3.1同步时序逻辑电路的设计步骤 7.3.2同步时序逻辑电路设计举例
文档格式:PPT 文档大小:2.2MB 文档页数:142
5.1 MSI构成的时序逻辑电路 5.1.1 寄存器和移位寄存器 5.1.2 计数器 5.1.3 移位寄存器型计数器 5.2 时序逻辑电路的分析方法 5.2.1 同步时序逻辑电路的分析方法 5.2.2 异步时序逻辑电路的分析方法 5.3 同步时序逻辑电路设计方法 5.3.1 用SSI设计同步时序逻辑电路 5.3.2 用MSI设计同步时序逻辑电路
文档格式:PPT 文档大小:751KB 文档页数:65
数字系统中使用的电路称为逻辑电路或数字电路。逻辑电路又可分为: 组合逻辑电路 输出仅由当前的输入状态决定 时序逻辑电路 输出由当前和过去的输入状态决定 由已知的电路来判断电路功能的过程称为分析;根据一定的要求,如需要实现的功能、应用的 环境等等 ,来确定电路的构成形式的过程称为设计或综合。本章介绍组合逻辑电路的分析、 设计。 组合逻辑电路不需要记忆元件,通常用逻辑门构成。 学习要求: 了解组合逻辑电路的特点 熟练掌握组合电路分析和设计的基本方法 了解竞争、冒险的概念 掌握消除冒险的基本方法
文档格式:PPT 文档大小:1.41MB 文档页数:102
3.1 由基本逻辑门构成的组合电路的分析和设计 3.1.1 组合电路的一般分析方法 3.1.2 组合电路的一般设计方法 3.2 MSI构成的组合逻辑电路 3.2.1 自顶向下的模块化设计方法 3.2.2 编码器 3.2.3 译码器 3.2.4 数据选择器 3.2.5 数据分配器 3.2.6 算术运算电路 3.2.7 数值比较器 3.3 组合电路设计举例: 算术逻辑单元(ALU) 3.4 组合逻辑电路中的冒险 3.4.1 产生冒险的原因 3.4.2 消去冒险的方法
查看更多文库资源>>
热门关键字
搜索一下,找到相关课件或文库资源 1 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有