当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

上海交通大学:《微机原理与接口技术》课程教学资源(课件讲稿)第五章 存储器_习题及解答

资源类别:文库,文档格式:PDF,文档页数:1,文件大小:89.55KB,团购合买
点击下载完整版文档(PDF)

第五章习题参考答案 1.静态RAM内存储的信息只要电源存在就能一直保持,而动态RAM的信息需要定时刷新 才能保持:同时静态RAM的集成度比较低,运行速度快,而动态RAM的集成度高,运 行相对较慢。 2.ROM是只读存储器,根据写入方式的不同可以分为四类:掩膜型ROM、PROM、EPROM 和EEPROM.。 POM是可编程只读存储器,只允许编程一次,价格与生产批量无关,造价比较高: EPROM为可擦除可编程ROM,能够通过特殊方式对它进行编程: EEPROM为电可擦除可编程ROM,能够通过一定的通电方式对内容进行擦除并写入新的 信息。 3.CAS#为列地址选通信号,用于指示地址总线上的有效数据为列地址:RAS#为行地址选通 信号,用于指示地址总线上的有效数据为列地址。 5.直接映象Cache是将主存储器中每一页大小分成和Cache存储器大小一致,Cache中每 一块分配一个索引字段以确定字段,这样可以通过一次地址比较即可确定是否命中,但 如果频繁访问不同页号主存储器时需要做频繁的转换,降低系统性能:成组相联Cache 内部有多组直接映象的Cache,组间采用全关联结构,并行地起着高速缓存的作用。访 问时需要进行两次比较才能确定是否命中。 9.组成4K×8的存储器,那么需要4片这样的芯片:将A15取反后分配芯片1的CS#: 将A14取反后分配给芯片2的CS#:将A13取反后分配芯片3的CS#:将A12取反后 分配给芯片4的CS#。那么芯片1的地址范围可以是(0x8000~0x83FF)、(0x8400~0x87FF)、 (0x88000x8BFF)、(0x8C000x8FFF)、.、(0xF4000xF7FF)、(0xF8000 xFBFF)、 (0xFC000 xFFFF),芯片2的地址范围可以是(0x40000x43FF)、(0x4400~0x47FF)、 (0x4800~0x4BFF)、(0x4C000x4FFF)、.、(0xF4000xF7FF)、(0xF8000 xFBFF)、 (OxFC00 OxFFFF),这样会造成地址的重复 12.因为EPROM2764是8K*8的ROM,所以要构成64K*8的存储器系统,需要8片 EPROM2764。其中CPU的A12~A0直接与8片EPROM的A12~A0相连(没有考虑驱动能力 问题),A15、A14和A13与138的A、B、C三个端口相连,其他地址线(A19~A16)和 M/1O#组合连到G1、G2A和G2B上,确保A19=0、A18=1、A17=0和A16=0即可

第五章习题参考答案 1. 静态 RAM 内存储的信息只要电源存在就能一直保持,而动态 RAM 的信息需要定时刷新 才能保持;同时静态 RAM 的集成度比较低,运行速度快,而动态 RAM 的集成度高,运 行相对较慢。 2. ROM 是只读存储器,根据写入方式的不同可以分为四类:掩膜型 ROM、PROM、EPROM 和 EEPROM。 PROM 是可编程只读存储器,只允许编程一次,价格与生产批量无关,造价比较高; EPROM 为可擦除可编程 ROM,能够通过特殊方式对它进行编程; EEPROM 为电可擦除可编程 ROM,能够通过一定的通电方式对内容进行擦除并写入新的 信息。 3. CAS#为列地址选通信号,用于指示地址总线上的有效数据为列地址;RAS#为行地址选通 信号,用于指示地址总线上的有效数据为列地址。 5. 直接映象 Cache 是将主存储器中每一页大小分成和 Cache 存储器大小一致,Cache 中每 一块分配一个索引字段以确定字段,这样可以通过一次地址比较即可确定是否命中,但 如果频繁访问不同页号主存储器时需要做频繁的转换,降低系统性能;成组相联 Cache 内部有多组直接映象的 Cache,组间采用全关联结构,并行地起着高速缓存的作用。访 问时需要进行两次比较才能确定是否命中。 9. 组成 4K×8 的存储器,那么需要 4 片这样的芯片:将 A15 取反后分配芯片 1 的 CS#; 将 A14 取反后分配给芯片 2 的 CS#;将 A13 取反后分配芯片 3 的 CS#;将 A12 取反后 分配给芯片4的CS#。那么芯片1的地址范围可以是(0x8000~0x83FF)、(0x8400~0x87FF)、 ( 0x8800~0x8BFF )、( 0x8C00~0x8FFF )、 … 、( 0xF400~0xF7FF )、( 0xF800~0xFBFF )、 (0xFC00~0xFFFF),芯片 2 的地址范围可以是(0x4000~0x43FF)、(0x4400~0x47FF)、 ( 0x4800~0x4BFF )、( 0x4C00~0x4FFF )、 … 、( 0xF400~0xF7FF )、( 0xF800~0xFBFF )、 (0xFC00~0xFFFF),这样会造成地址的重复 12.因为 EPROM2764 是 8K*8 的 ROM,所以要构成 64K*8 的存储器系统,需要 8 片 EPROM2764。其中 CPU 的 A12~A0 直接与 8 片 EPROM 的 A12~A0 相连(没有考虑驱动能力 问题),A15、A14 和 A13 与 138 的 A、B、C 三个端口相连,其他地址线(A19~A16)和 M/IO#组合连到 G1、G2A 和 G2B 上,确保 A19=0、A18=1、A17=0 和 A16=0 即可

点击下载完整版文档(PDF)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
已到末页,全文结束
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有