第2章微处理器 第2章微处理器 2·1微处理器 2·28086/8088微处理器 238086指令系统和汇编语宣 2.4飞速发展CPU
第2章 微处理器 第2章 微处理器 2·1 微处理器 2·2 8086/8088微处理器 2·3 8086指令系统和汇编语言 2·4 飞速发展CPU
第2章微处理器 本章学习目标 8086/8088CPU的组成、引脚功能和工作模式。 √时序基本概念。 微处理器的发展历程,主流CPU及其最新技术 返回本章首页
第2章 微处理器 本章学习目标 ✓ 8086/8088CPU的组成、引脚功能和工作模式。 ✓时序基本概念。 ✓微处理器的发展历程,主流CPU及其最新技术。 返回本章首页
第2章微处理器 21微处理器概述 2.1.1CPU的基本概念和组成 2.,1.2CPU主要技术参数 2.1.3CPU主流技术术语浅析 返回本章首页
第2章 微处理器 2.1 微处理器概述 2.1.1 CPU的基本概念和组成 2.1.2 CPU主要技术参数 2.1.3 CPU主流技术术语浅析 返回本章首页
第2章微处理器 211CPU的基本概念和组成 微处理器( Micro Processing Unit),即微型 化的中央处理器。中央处理器CPU的英文全称是 Central Processing Unit。早期微处理器以MPU 表示,以区别于大型主机的多芯片CPU。但现在 已经不加区分,都用CPU表示。 返回本节
第2章 微处理器 2.1.1 CPU的基本概念和组成 微处理器(Micro Processing Unit),即微型 化的中央处理器。中央处理器CPU的英文全称是 Central Processing Unit。早期微处理器以MPU 表示,以区别于大型主机的多芯片CPU。但现在 已经不加区分,都用CPU表示。 返回本节
第2章微处理器 212CPU主要技术参数 1.位、字节和字长 2.CPU外频 3.前端总线(FSB)频率4.CPU主频 4.CPU主频 5.L和L2 Cache的容量和速率 返回本节
第2章 微处理器 2.1.2 CPU主要技术参数 1.位、字节和字长 2.CPU外频 3.前端总线(FSB)频率 4.CPU主频 4.CPU主频 5.L1和L2 Cache的容量和速率 返回本节
第2章微处理器 213CPU主流技术术语浅析 流水线技术 2.超流水线和超标量技术 3.乱序执行技术 分支预测和推测执行技术 5.指令特殊扩展技术 返回本节
第2章 微处理器 2.1.3 CPU主流技术术语浅析 1.流水线技术 2.超流水线和超标量技术 3.乱序执行技术 4.分支预测和推测执行技术 5.指令特殊扩展技术 返回本节
第2章微处理器 228086/8088微处理器 2,2.18086的编程结构 2,228086的工作模式和引脚功能 2238086的系统组成 2,248086的总线时序 返回本章首页
第2章 微处理器 2.2 8086/8088微处理器 2.2.1 8086的编程结构 2.2.2 8086的工作模式和引脚功能 2.2.3 8086的系统组成 2.2.4 8086的总线时序 返回本章首页
第2章微处理器 2218086的编程结构 总线接口部件(BIU 2.执行部件EU 3.“流水线”结构 4.通用寄存器的用法 5.标志寄存器
第2章 微处理器 2.2.1 8086的编程结构 1.总线接口部件 (BIU) 2.执行部件EU 3.“流水线”结构 4.通用寄存器的用法 5.标志寄存器
第2章微处理器 通用 20位 地址 寄存器 BL 加志器 CH CL 6 艳入出 挖制电路 内邵暫存器 外部总线 运存6位 位指令队列 绍冲器 执行部件(EU)总线接口部件(BU 图2-18086的编程结构图
第2章 微处理器 图2-1 8086的编程结构图
第2章微处理器 1.总线接口部件(BIU) 总线接口部件由下列各部分组成 (1)4个段地址寄存器; CS16位的代码段寄存器; DS16位的数据段寄存器; ES16位的扩展段寄存器; SS16位的堆栈段寄存器; (2)16位的指令指针寄存器IP; (3)20位的地址加法器; (4)6字节的指令队列缓冲器
第2章 微处理器 1.总线接口部件 (BIU) 总线接口部件由下列各部分组成: (1)4个段地址寄存器; CS——16位的代码段寄存器; DS——16位的数据段寄存器; ES——16位的扩展段寄存器; SS——16位的堆栈段寄存器; (2)16位的指令指针寄存器IP; (3)20位的地址加法器; (4)6字节的指令队列缓冲器