当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

《单片机结构及原理》课程PPT教学课件(案例分析)任务一:单灯受控闪烁

资源类别:文库,文档格式:PPT,文档页数:13,文件大小:154KB,团购合买
1.任务描述详细描述任务,并演示本任务的结果,给同学们留下深刻的印象 2. 硬件电路与工作原理 3. 控制程序
点击下载完整版文档(PPT)

授课日期 班次 授课时数2 课题:任务一:单灯受控闪烁 教学目的:明确本任务的要求;掌握实现本任务功能的硬件电路和软件的设计;学会单片机 的烧录(下载)过程和方法;掌握单片机的O接口 重点:本任务的描述、单片机的ⅣO接口 难点:硬件电路和软件电路的设计 教具:实验开发板 作业:2224 自用参考书:《单片机应用技术》耿长清主编、《单片机应用技术》刘守义主编 教学过程:由任务一:单灯受控闪烁引出本次课内容 1任务描述 详细描述任务,并演示本任务的结果,给同学们留下深刻的印象 硬件电路与工作原理 3控制程序 灯的亮和灭、1颅频率的实现、按键信息的获取、按键对灯闪烁控制的实现 4.源程序的编辑、编译、下载 第一次使用,详细讲解并演示操作过程 5单片机的ⅣO接口 请同学讨论单片机程序运行的结果如何送给发光二极管?总结出单片机的四个ⅣO 口。然后引申讲解单片机的40个引脚 6课堂小结 课后小结:

授课日期 班次 授课时数 2 课题: 任务一:单灯受控闪烁 教学目的:明确本任务的要求 ;掌握实现本任务功能的硬件电路和软件的设计;学会单片机 的烧录(下载)过程和方法;掌握单片机的I/O接口 重点: 本任务的描述、单片机的I/O接口 难点: 硬件电路和软件电路的设计 教具: 实验开发板 作业: 2.2 2.4 自用参考书:《单片机应用技术》耿长清主编、《单片机应用技术》刘守义主编 教学过程:由任务一:单灯受控闪烁引出本次课内容 1.任务描述 详细描述任务,并演示本任务的结果,给同学们留下深刻的印象 2. 硬件电路与工作原理 3. 控制程序 灯的亮和灭、 1Hz频率的实现、按键信息的获取、按键对灯闪烁控制的实现 4. 源程序的编辑、编译、下载 第一次使用,详细讲解并演示操作过程 5 单片机的I/O接口 请同学讨论单片机程序运行的结果如何送给发光二极管?总结出单片机的四个I/O 口。然后引申讲解单片机的40个引脚 6.课堂小结 课后小结:

2.1任务一单控闪烁 任务描述:单片机上电工作时,发光二极管按1HZ左右频率闪烁,按 键后停止5秒,再按原频率闪动。 1硬件电路 PIO ATsocsIG Snp

任务描述:单片机上电工作时,发光二极管按1HZ左右频率闪烁,按 键后停止5秒,再按原频率闪动。 1.硬件电路 2.1 任务一 单灯受控闪烁

2.1.2接制程序 1、主程序流程图 开始 s1键是否按下 延时5秒钟 P1.0~P1.7状态翻转 延时0.5秒钟

2.1.2 控制程序 1、主程序流程图 S1 键是否按下? 延时 5 秒钟 开始 P1.0~P1.7 状态翻转 延时 0.5 秒钟

2.1.2接制程序 BEGIN:JB20H0,SHOw;判断是否按键 MOB,#250;是,延时5秒保持现有状态 CNE E,#00,$;延时时间是否到了?没到,等待 MOVA,P1;到了状态翻转 CPL A MOV PLA SJMP BEGIN;循环原过程 DELAY:MOVT0.#00H;定时中断服务程序 MOV THO.#4CH DJNZ B LOOP MOV B#20 LOOP RETI END

2.1.2 控制程序 BEGIN: JB 20H.0,SHOW;判断是否按键 MOV B,#250 ;是,延时5秒保持现有状态 CJNE B,#00,$ ;延时时间是否到了?没到,等待 MOV A,P1 ;到了状态翻转 CPL A ; MOV P1,A ; SJMP BEGIN ;循环原过程 DELAY: MOV TL0,#00H ;定时中断服务程序 MOV TH0,#4CH DJNZ B,LOOP MOV B,#20 LOOP: RETI END

2.1.2控制程序 2、控制程序 ORG 000OH LUMP MAIN ORG 0003H CLR 20H0;清除按键标志 RETI ;中断返回 ORG 00OBH LJMP DELAY;25ms延时中断服务程序 MAN:SETB20H0;初始化按键标志 MOV TMOD,#01H;初始化定时计数器T0 MOV TLO.#OOH MOV THO.#4cH MOVB,#20;定时中断次数初始化 SETB ITO 设置外部中断的响应方式 SETB EA 中断系统初始化 SETB EXO SETB ETO SETB PXO MOVP1#00H;P1囗状态初始化 SETB TR0;启动定时器T0

2.1.2 控制程序 2、控制程序 ORG 0000H LJMP MAIN ORG 0003H CLR 20H.0 ;清除按键标志 RETI ;中断返回 ORG 000BH LJMP DELAY ;25ms延时中断服务程序 MAIN: SETB 20H.0 ;初始化按键标志 MOV TMOD,#01H;初始化定时计数器T0 MOV TL0,#00H ; MOV TH0,#4CH ; MOV B,#20 ;定时中断次数初始化 SETB IT0 ;设置外部中断的响应方式 SETB EA ;中断系统初始化 SETB EX0 ; SETB ET0 ; SETB PX0 ; MOV P1,#00H ;P1口状态初始化 SETB TR0 ;启动定时器T0

2.13源程序的维<编译、下载 打开“伟福”模拟仿真软件进行程序的编辑、编译。 1、正确选择单片机类型8751或8031 2、正确选择编译器一伟福编译器 3、选择模拟仿真功能 4、打开或新建文件进行编辑 5、编译 打开“ISP下载软件”将目标文件下载到ISP-4实验开发板上的 AT89S51单片机芯片,观察程序运行结果。 、编译成功后打开下载软件 2、选择好单片机89S51并测试 3、打开伟福6000编译生成的BIN或HEX文件 4、选择自动写完成擦除、写、读、校验过程 5、观看运行结果

2.1.3 源程序的编辑、编译、下载 打开“伟福”模拟仿真软件进行程序的编辑、编译。 1、正确选择单片机类型8751或8031 2、正确选择编译器-伟福编译器 3、选择模拟仿真功能 4、打开或新建文件进行编辑 5、编译 打开“ISP下载软件”将目标文件下载到ISP-4实验开发板上的 AT89S51单片机芯片,观察程序运行结果。 1、编译成功后打开下载软件 2、选择好单片机89S51并测试 3、打开伟福6000编译生成的.BIN或.HEX文件 4、选择自动写完成擦除、写、读、校验过程 5、观看运行结果

2.1.4识一 MCS51的引脚说明 Pin20接地脚 P1.0 40占vcc Pin40:正电源脚,正常工作或对片内 EPROM烧写程序 F1.1d239日P0.0/AD0 时,接+5V电源 P1.2d338日P0.1/AD1 P1.3d437日P0.2AD2 pin19时钟XIAL脚,片内振荡电路的输入端 36日P0.3AD3 P1.5d635日P0.4/AD4 Pin8:时钟ⅹIAL2脚,片内振荡电路的输出端 P1. 34bP0.5}AD5 P1. 7 d8 33 PO. 6/AD6 Pin39-Pin32为PO0-P07输入输出脚 RST 9 32bP0.7/AD7 RDP3.0d1031日EA/FP Pinl-Pin8为P10-P1.7输入输出脚 TXD/P3.1d1130 PROG ITP32d1229 Pin21-Pin28为P20-P27输入输出脚 IIP3.3d1328日P2.7A15 T0/P3.4d1427bP2.6A14 Pin10-Pin17为P30-P3.7输入输出脚 T1/P3.5d1526日P2.5}A13 R/P3.6d1625日P2.4/A12 Pin9 RESET/Vpd复位信号脚 面P3.7d1724bP2.3A11 Pin29:PES外部程序存储器读选通信号 KTAL2d1823日P2.2/A10 KTAL1d1922日P2.1/A9 Pin30ALE/PRG地址锁存允许信号 GND d 20 21 H P2.0/A8 Pin31:EA/V外部程序存储器地址允许输入端 PDIP

➢MCS-51的引脚说明 Pin20:接地脚 Pin40:正电源脚,正常工作或对片内EPROM烧写程序 时,接+5V电源 Pin19:时钟XTAL1脚,片内振荡电路的输入端 Pin18:时钟XTAL2脚,片内振荡电路的输出端 Pin39-Pin32为P0.0-P0.7输入输出脚 Pin1-Pin8为P1.0-P1.7输入输出脚 Pin21-Pin28为P2.0-P2.7输入输出脚 Pin10-Pin17为P3.0-P3.7输入输出脚 Pin9:RESET/Vpd复位信号脚 Pin30:ALE/ 地址锁存允许信号 Pin29: 外部程序存储器读选通信号 Pin31:EA/Vpp外部程序存储器地址允许输入端 2.1.4 相关知识

2.1.4识一 8051有4组8位I/0口:PO、P1、P2和P3口, P1、P2和P3为准双向口,PO口则为双向三态输入输出口。 并行输入和输出端口PO ●双向三态输入输出端口 ●P0口身兼两职,既可作为地址总 线(AB0-AB7),也可作为数据总 地址/数据控制Vcc 线(DB0DB7)。 读锁存器 ●作为通用JO时,是一个漏极开路 PO.x 电路。需外接上拉电阻 内部总线 ●作为地址/数据总线使用时,不需 写C 处接上拉电阻。 U ●P0可驱动8个 LSTTL,其它P口可 以驱动4个 LSTLL。 读引脚 P0口锁存器和缓冲器结构

2.1.4 相关知识 ➢并行输入和输出端口P0 8051有4组8位I/O口:P0、P1、P2和P3口, P1、P2和P3为准双向口,P0口则为双向三态输入输出口。 ⚫双向三态输入输出端口。 ⚫P0口身兼两职,既可作为地址总 线(AB0-AB7),也可作为数据总 线(DB0-DB7)。 ⚫作为通用I/O时,是一个漏极开路 电路。需外接上拉电阻。 ⚫作为地址/数据总线使用时,不需 处接上拉电阻。 ⚫P0可驱动8个LSTTL,其它P口可 以驱动4个LSTLL

2.1.4识一 并行输入和输出端口P2 ●P2口作为通用ⅣO时,准 地址/数据控制Ve 双向输入输出端口。 读锁存器 上拉 ●P2口作为高8位地址总线 电阻 AB8-AB15 内部总线 P2.x ●P2口与P0一起构成单片 与 CP Q T2 机与外电路相连接的扩展端 MUM 口。通常可以用来扩展存储 2 器、及与其它总线型连接方 读引脚 式的外设。 P2口锁存器和缓冲器结构

2.1.4 相关知识 ➢并行输入和输出端口P2 ⚫ P2口作为通用I/O时,准 双向输入输出端口。 ⚫ P2口作为高8位地址总线 ,AB8-AB15。 ⚫ P2口与P0一起构成单片 机与外电路相连接的扩展端 口。通常可以用来扩展存储 器、及与其它总线型连接方 式的外设

2.1.4识一 P0、P2端口扩展存储器 P2 PO A15~A0 A15~A0 8031 ALE 74LS373 ROM RAM PSEN PD/PGM RD W 17~A0 17~A0 RD

2.1.4 相关知识 ➢P0、P2端口扩展存储器 8031 EA P2 P0 ALE PSEN RD 74LS373 ROM A15~A0 PD/PGM A15~A0 A7~A0 A7~A0 RAM RD WR WR

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共13页,试读已结束,阅读完整版请下载
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有