点击切换搜索课件文库搜索结果(511)
文档格式:PPT 文档大小:1.38MB 文档页数:24
寄存器是能暂时存放二进制代码的时序电路。在数字 系统中常用寄存器暂存数据中间运行结果和指令。 按寄存器的功能特点,可将其分为两大类,数码寄存 器和移位寄存器
文档格式:PPT 文档大小:264KB 文档页数:22
第九章数模与模数转换电路 9.1D/A转换器 一D/A转换器的基本原理 对于有权码,先将每位代码按其权的大小转换成相应的模拟量,然后将这些模拟量相加,即可得到与数字量成正比的总模拟量,从而实现了数字/模拟转换
文档格式:PPT 文档大小:1.54MB 文档页数:149
学习要求: 了解时序电路的基本结构、分类和常用的描述方法 熟悉各种触发器的功能和使用 熟练掌握同步时序电路分析和设计的基本方法 熟悉状态图的建立,状态简化和状态分配的各个重要 环节 时序逻辑电路模型 同步时序逻辑电路的结构 同步时序逻辑电路的描述 状态表和状态图 触发器 基本 R - S 触发器 时钟控制 R - S 触发器 D 触发器 J - K 触发器 T 触发器 同步时序逻辑电路分析 同步时序逻辑电路设计 同步时序逻辑电路的分析方法 同步时序逻辑电路的设计 同步时序逻辑电路设计举例 建立原始状态图 状态简化 状态编码 ( 状态分配 ) 确定激励函数和输出函数 画出逻辑电路图
文档格式:PPS 文档大小:6.04MB 文档页数:154
4.1组合逻辑电路的分析 4.2组合逻辑电路的设计 4.3组合逻辑电路中的竞争和冒险 4.4常用组合逻辑集成电路 4.5组合可编程电路 4.6用Verilog HDL描述组合逻辑电路
文档格式:PDF 文档大小:2.54MB 文档页数:78
4.1概述(组合逻辑电路的特点和功能描述) 4.2组合逻辑电路的分析方法和设计方法 4.3若干常用的组合逻辑电路 编码器、译码器、 数据选择器、加法器、数值比较器 4.4组合逻辑电路中的竞争冒险现象 成因、检查和消除方法
文档格式:PPT 文档大小:6.28MB 文档页数:159
4.1组合逻辑电路的分析 4.2组合逻辑电路的设计 4.3组合逻辑电路中的竞争和冒险 4.4常用组合逻辑集成电路 4.5组合可编程电路 4.6用Verilog HDL描述组合逻辑电路
文档格式:DOC 文档大小:573KB 文档页数:18
一、组合逻辑电路 二、组合逻辑电路分析 三、组合逻辑电路设计 四、常用中规模组合逻辑电路 五、组合逻辑电路的竞争冒险
文档格式:PDF 文档大小:1.08MB 文档页数:139
6.1时序逻辑电路的基本概念 Basic Concepts of sequence Logic Circuits 6.2同步时序逻辑电路的分析 Analysis of Synchronous sequence Logic Circuits 6.3同步时序逻辑电路的设计 Design of Synchronous Sequence Logic Circuits 6.4异步时序逻辑电路的分析 Analysis of Asynchronous sequence Logic Circuits 6.5典型时序逻辑集成电路
文档格式:PPT 文档大小:598KB 文档页数:47
同步时序逻辑电路采用时钟脉冲对电路进行控制,由时钟脉冲决定 电路状态的转换。 异步时序逻辑电路不采用时钟脉冲控制,电路状态改变仅受输入信 号的控制。可分为脉冲异步时序逻辑电路和电平异步时序逻辑电路
文档格式:PPT 文档大小:4.69MB 文档页数:132
电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。本章重点是掌握二进制、十进制及其相互转换,了解BCD码的含义;理解二进制计数器的逻辑功能(同步、异步、加法、减法);难点是移位寄存器的工作原理分析,计数器的工作过程分析。 • 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
首页上页7891011121314下页末页
热门关键字
搜索一下,找到相关课件或文库资源 511 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有