点击切换搜索课件文库搜索结果(154)
文档格式:PPT 文档大小:338.5KB 文档页数:26
1、常数(Constant) 定义格式为: Constant常数名:数据类型:=表达式; Constant width: integer : 7;
文档格式:PPT 文档大小:4.96MB 文档页数:70
9.1顺序语句 9.1.1赋值语句 一、信号赋值语句 二、变量赋值语句
文档格式:PPT 文档大小:473.5KB 文档页数:16
What is lpm LPM is some pre-design module which can help you to finish your design more easier All LPM is parameterized, so you just need to type in the input parameter, the LPM will behave what you Want
文档格式:PPT 文档大小:253KB 文档页数:18
State Machine Design Design a state machine that will detect a serial pattern of 011011 from a serial in stream eWhen this pattern is detected set match=\1 output for one cycle .Test your design by Input the following
文档格式:PDF 文档大小:35.37KB 文档页数:2
实验一可编程ASIC使用初步 一、实验目的: 1、过本次实验掌握EDA实验箱的使用方法。 2、将给出的数据选择器、数据比较器等程序下载到实验箱中进一步了解实验箱中按键、发光管、数码管的具体使用方法。 3、掌握常用组合逻辑电路的VHDL语言设计方法
文档格式:PPT 文档大小:1.48MB 文档页数:40
6.18位加法器的设计 1、设计思路 多位加法器的构成方式:并行进位 串行进位 并行进位:速度快、占用资源多 串行进位:速度慢、占用资源少
文档格式:PDF 文档大小:28.41KB 文档页数:2
实验二波形输入与仿真实现 一、实验目的:通过本次实验掌握波形输入法制作元件的过程,掌握实验箱中时钟和扬声器的具体使用方法以及任意模值计数器的设计方法。 二、实验要求: 1、利用波开输入法设计非门电路模块。 2、利用VHDL语言输入方法设计数据选择器(参考二选一数据选择器程序),编译、定义引脚并下载到实验箱中验证
文档格式:PDF 文档大小:80.79KB 文档页数:4
通信与信息工程系 综合、设计性实验指导书 课程名称:可编程ASIC原理 实验项目名称:数字钟设计 一、实验目的与要求: (1)、使用VHDL语言或 Verilog语言设计数字钟。 (2)、正确选择实验箱的工作模式。 (3)、正确配置FPGA的引脚。 (4)、实验前预习数字钟原理
文档格式:PDF 文档大小:34.06KB 文档页数:3
实验五AD采样电路设计 一、实验目的:通过本次实验掌握用VHDL语言设计程序能够通过时序对ADC0809器件进行控制并进行采集、输出。 二、实验要求: 1、了解并掌握ADC0809的工作原理。 2、编写相应的程序实现对ADC0809的控制
文档格式:PPT 文档大小:174.5KB 文档页数:43
简介一一背景 传统数字电路设计方法不适合设计大规模的系 统。工程师不容易理解原理图设计的功能。 众多软件公司开发研制了具有自己特色的电路 硬件描述语言(Hardware Description Language,HDL),存在着很大的差异,工程师 一旦选用某种硬件描述语言作为输入工具,就 被束缚在这个硬件设计环境之中。因此,硬件 设计工程师需要一种强大的、标准化的硬件描 述语言,作为可相互交流的设计环境
首页上页7891011121314下页末页
热门关键字
搜索一下,找到相关课件或文库资源 154 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有