点击切换搜索课件文库搜索结果(262)
文档格式:PPT 文档大小:4.69MB 文档页数:132
• 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:PPT 文档大小:1.13MB 文档页数:48
3.1组合逻辑电路的分析方法 3.2组合逻辑电路的设计方法 3.3若干常用的组合逻辑电路 3.4组合逻辑电路中的竞争-冒险现象
文档格式:PPT 文档大小:1.38MB 文档页数:87
Sec2.1 CMOS 反向器 • 1.CMOS逻辑电路的逻辑电平 • 2.CMOS 反向器 Sec 2.2 CMOS 逻辑门 ➢ CMOS 与非门 ➢ CMOS 或非门 ➢ CMOS 同向缓冲逻辑门 ➢ 与-或-非门 ➢ 异或门 ➢ 三态门 Sec2.3.异或门和其他逻辑门 • 1. 异或门及其应用 • 2. 传输门及其应用 • 3. 三态门 • 4. 漏极开路门 • 5. “线与”逻辑
文档格式:PPT 文档大小:4.37MB 文档页数:87
5.1 时序逻辑电路概述 5.2 同步时序逻辑电路的分析 5.3 同步时序逻辑电路的设计 5.4 异步时序逻辑电路 5.5 计数器 5.6 寄存器
文档格式:PPT 文档大小:8.08MB 文档页数:205
6.1 概述 6.2 时序逻辑电路的分析方法 6.4 时序逻辑电路的设计方法 6.3 若干常用的时序逻辑电路 6.5 时序逻辑电路中的竞争-冒险现象
文档格式:PPT 文档大小:2.5MB 文档页数:67
本章重点是集成门电路,主要介绍了CMOS 和 TTL 集成门电路,重点应放在它们的输出与输入之间的逻辑特性和外部电气特性上。难点是门电路的工作原理。 • 3.1 晶体管的开关特性 • 3.2 基本逻辑门电路 • 3.3 TTL逻辑门 • 3.4 其他双极型电路 • 3.5 MOS 逻辑门 • 3.6 编程逻辑器件 (PLD)简介
文档格式:DOC 文档大小:236KB 文档页数:15
第5章通用时序电路模块及应用 5.4计数器 一、计数器是按预定状态序列变化以表征触发时钟脉冲输入个数的时序逻辑模块。 二、计数器主要由触发器构成,附加逻辑除使触发器按预定状态序列变化,还使计数器具有清0、使能、加载等功能。 三、在数据的寄存上寄存器与计数器相似。寄存器着重于数据的存储与操作,计数器强调数据序列变化,其在数字系统的操作控制方面有重要应用
文档格式:PPT 文档大小:860KB 文档页数:41
时序逻辑电路由组合电路和存储电路两部分构成。按触发脉冲输入方式的不同, 时序电路可分为同步时序电路和异步时序电路。同步时序电路是指各触发器状态的变化受同一个时钟脉冲控制;而在异步时序电路中,各触发器状态的变化不受同一个时钟脉冲控制
文档格式:PPT 文档大小:979.5KB 文档页数:65
逻辑代数( Logic Algebra)是由英国数 学家乔治布尔( George Boole)于1849年首 先提出的,因此也称为布尔代数( Boolean Algebra)。逻辑代数研究逻辑变量间的相互 关系,是分析和设计逻辑电路不可缺少的数学 工具。所谓逻辑变量,是指只有两种取值的变 量:真或假、高或低、1或0
文档格式:PPT 文档大小:3.82MB 文档页数:64
4.1概述 4.3 若干常用组合逻辑电路 4.4 组合逻辑电路中的竞争-冒险现象 4.5 用multisim分析组合逻辑电路
首页上页1112131415161718下页末页
热门关键字
搜索一下,找到相关课件或文库资源 262 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有