点击切换搜索课件文库搜索结果(421)
文档格式:DOC 文档大小:140.5KB 文档页数:11
一、综合设计 一些用同步时序电路设计技术设计的专用或常用数字电路和系统列示如下: 1.序列识别器。(前述) 例:精确识别序列0010。(即至少一个1后开始检测)
文档格式:PPT 文档大小:3.35MB 文档页数:135
§21.1 双稳态触发器 §21.2 寄存器 §21.3 计数器 §21.5 555定时器及其应用 ※§21.6 应用举例 △§21.4 时序逻辑电路的分析
文档格式:DOC 文档大小:1.36MB 文档页数:16
状态化简(Reduction of State) 在根据文字描述的设计要求建立原始状态 图的过程中,由于状态设置的考虑与方法不 同,可能得到多种形式的原始状态图。但只要 过程正确,所得的各种形式原始状态图都是正 确的,但状态图中的状态数和结构可能存在较 大差别
文档格式:PPT 文档大小:1.88MB 文档页数:109
2.1 AT89S52单片机的硬件组成 2.2 AT89S52的引脚功能 2.2.1 电源及时钟引脚 2.2.2 控制引脚 2.2.3 并行I/O口引脚 2.3 AT89S52的CPU 2.3.1 运算器 2.3.2 控制器 2.4 AT89S52的存储器结构 2.4.1 程序存储器空间 2.4.2 数据存储器空间 2.4.3 特殊功能寄存器 2.4.4 位地址空间 2.4.5 存储器结构总结 2.5 AT89S52的并行I/O端口 2.5.1 P0口 2.5.2 P1口 2.5.3 P2口 2.5.4 P3口 2.6 时钟电路与时序 2.6.1 时钟电路设计 2.6.2 时钟周期、机器周期、指令周期与指令时序 2.7 复位操作和复位电路 2.7.1 复位操作 2.7.2 复位电路设计 2.8 AT89S52单片机的最小应用系统 2.9 看门狗定时器(WDT)功能简介 2.10 低功耗节电模式 2.10.1 空闲模式 2.10.2 掉电运行模式
文档格式:PPT 文档大小:506KB 文档页数:40
时序电路由组合电路和存储电路组成。其输出不仅取决于当时的输 入,还与过去的状态有关
文档格式:PPT 文档大小:1.05MB 文档页数:44
9.1 触发器 9.2 时序逻辑电路的分析方法
文档格式:PPT 文档大小:288.5KB 文档页数:14
可采用与同步时序电路设计的方法,应注意时钟脉冲的选取 例用D触发器设计x1
文档格式:PPT 文档大小:1.44MB 文档页数:61
1、组合逻辑电路基础 布尔代数基本公式,逻辑门,卡诺图 2、计算机中常用的组合逻辑电路 一位加法器,译码器,编码器,多路选择器等 3、时序逻辑电路 D锁存器,D触发器,寄存器 4、时序逻辑电路设计 有限状态机,七段显示十进制数双向计数器设计 5、可编程序逻辑阵列(器件)简介 PLA, PLD
文档格式:DOC 文档大小:120KB 文档页数:2
6-1试分析图题6-1所示的时序电路(步骤要齐全)
文档格式:PPT 文档大小:512.5KB 文档页数:29
【本章重点】本章主要讲述8086的硬件结构、外部引脚、内部寄存器的组织、和总线时序。【本章难点】引脚功能和总线时序
首页上页1112131415161718下页末页
热门关键字
搜索一下,找到相关课件或文库资源 421 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有