当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

《电工与电子技术基础》课程教材教学资源(PPT课件讲稿)第十章 触发器和时序逻辑电路

资源类别:文库,文档格式:PPT,文档页数:69,文件大小:2.31MB,团购合买
第10章触发器和时序逻辑电路 10.1触发器 10.2计数器 10.3寄存器 10.4脉冲信号的产生与波形变换
点击下载完整版文档(PPT)

电工电子技术第10章触发器和时序逻辑电路 续金时房度超 桑襲吻定 RS、JK、D、T餉盅器及鹑应用 主编曾今 制作曾今琴 2004年12 月 下页】(返回 第二篇

2004 年12 月 制作 曾令琴 主编 曾令琴 第二篇

电工电子技术第10章触发器和时序逻辑电路 第10章他芨器和时序芻电瞪 101米 102计数器 103号存器 104脉冲信号的产生与波形变换 第二篇

10.2 计数器 10.3 寄存器 10.1 触发器 10.4 脉冲信号的产生与波形变换 第二篇

电工电子技术第10章触发器和时序逻辑电路 学习目的与要求 了解和熟记触发器和门电路的基本 区别:理解和卑记各类触发器的功能及 其触发方式:握时序逻楫电路的分析 方法;理解时序逻辑电路的设讣思路及 学会简单的同步时序逻辑电路的设讣方 法;理解计数器、岢存器的概念和功能 分析:学习利用数字电路实验台冼行寄 存器、计数器实验的步骤和方法 第2页 O包

学习目的与要求 了解和熟记触发器和门电路的基本 区别;理解和牢记各类触发器的功能及 其触发方式;掌握时序逻辑电路的分析 方法;理解时序逻辑电路的设计思路及 学会简单的同步时序逻辑电路的设计方 法;理解计数器、寄存器的概念和功能 分析;学习利用数字电路实验台进行寄 存器、计数器实验的步骤和方法。 第2页

电工电子技术第10章触发器和时序逻辑电路 10.1能器 触发器是最简单、最基本的时序逻辑电路,常用 的时序逻辑电路寄存器、计数器等,通常都是由各类 触发器构成的。 触发器有两个稳定的状态:“0”状态和“1状态; 不同的输入情况下,它可以被置成0状态或1状态; 当输入信号消失后,所置成的状态能够保持不变。 根据上述触发器的特征可知,触发器可以记忆1 位二值信号。根据逻辑功能的不同,触发器可以分 为基本的RS触发器、时钟控制的RS触发器、JK触 发器、D触发器、T和T触发器;按照触发方式的 不同,又可分为电位触发器和边沿触发器。 第2页 O包

根据上述触发器的特征可知,触发器可以记忆1 位二值信号。根据逻辑功能的不同,触发器可以分 为基本的RS触发器、时钟控制的RS触发器、JK触 发器、 D触发器、T和T´触发器;按照触发方式的 不同,又可分为电位触发器和边沿触发器。 10.1 触发器 触发器是最简单、最基本的时序逻辑电路,常用 的时序逻辑电路寄存器、计数器等,通常都是由各类 触发器构成的。 触发器有两个稳定的状态:“0”状态和“1’状态; 不同的输入情况下,它可以被置成0状态或1状态; 当输入信号消失后,所置成的状态能够保持不变。 第2页

电工电子技术第10章触发器和时序逻辑电路 10.1.1.Rs触发器 1.基本RS触发器 对具有互非关系的输出端,其中 Q的状态称为触发器的状态。 O R R RD ()逻辑图一-(b)逻辑符号 一对输入端子均为低电或有效 第2页 由两个与非门构成的基本R触发器。@O

SD RD SD RD Q Q Q Q (a) 逻辑图 (b) 逻辑符号 & & S R 由两个与非门构成的基本RS触发器。 10.1.1. RS触发器 1. 基本RS触发器 一对具有互非关系的输出端,其中 Q 的状态称为触发器的状态。 一对输入端子均为低电或有效。 第2页

电工电子技术第10章触发器和时序逻辑电路 基本RS触器的工市原 ①当Rp=0、了D=1时:qm=0,置功能 ②当Rp=1、SD=0时:q叶1=1,置1功能; 当RD=1、D=1时:Q不变,保持; 2 ④当Rp=0、S=0时:g+不定,禁止态 基本RS触发器的次态真值表 u D D on+I 00 不定 RD端称为清“0”端,只要它为 不定 低电平,输出即为“0”。 0000 SD端称为置"1端,只 要它为低电平,输出即 为 100 0 0 特征方程:Qm+=s+RD·Q 约束条件:SD+RD=1 第2页

& 1 & 2 Q Q SD RD 基本RS触发器的工作原理 ①当RD=0、SD=1时:Qn+1=0,置0功能; SD端称为置“1”端,只 要它为低电平,输出即 为“1”。 RD端称为清“0”端,只要它为 低电平,输出即为“0”。 SD RD Qn Qn+1 0 0 0 不定 0 0 1 不定 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 ②当RD=1、SD=0时:Qn+1=1,置1功能; ③当RD=1、SD=1时:Qn+1不变,保持; ④当RD=0、SD=0时:Qn+1不定,禁止态。 基本RS触发器的次态真值表 特征方程: Qn+1 = SD + RD • Qn 约束条件: SD + RD = 1 第2页

电工电子技术第10章触发器和时序逻辑电路 基亦RS触墩器的波彩图 反映触发器输入信号取值和状态之间对应关系的图形称为波形图 R 保持1置11 置1保持}置1}置01置1禁止}不定 第2页 O包

基本RS触发器的波形图 反映触发器输入信号取值和状态之间对应关系的图形称为波形图。 置0 置1 禁止 置1 RD S D 置1 保持 置1 Q 保持 不定 Q 第2页

电工电子技术第10章触发器和时序逻辑电路 2。同步RS触缦器 Q Q Y Q R S CP R &|G4 S CP R S CP R (a)逻辑电路 (b)逻辑符号 CP=0时,RD=S悬空为1,无论输入何态,触发 器均保持原态不变。 CP=1时,触发器输出状态由R和S及Q决定。 第2页 O

2. 同步RS触发器 G1 G2 G3 G4 S CP R & Q Q S CP R S CP R Q Q Q Q (a) 逻辑电路 (b) 逻辑符号 & & & S D R D CP=1时,触发器输出状态由R和S及Qn决定。 CP=0时,RD=SD悬空为1,无论输入何态,触发 器均保持原态不变。 第2页

电工电子技术第10章触发器和时序逻辑电路 钟控RS触发器功能真值表 r sQ 功能 ××g保持 01111 保持 010 置1 置0 不定不允许 第2页 O包

钟控RS触发器功能真值表 CP R S Q n+1 功能 0 × × Q n 保持 1 1 1 1 0 0 0 1 1 0 1 1 Q n 1 0 不定 保持 置 1 置 0 不允许 第2页

电工电子技术第10章触发器和时序逻辑电路 主(1)时钟电平控制。在CP=1期间接收输入信号,CP=0时状 要态保持不变,与基本R触发器相比,对触发器状态的转变增加 了时间控制。 特(2)R、s之间有约束。不能允许出现R和S同时为1的情况, 点否则会使触发器处于不确定的状态。 「1「 波R 形S 图 不!置!不!置!不!置不!置不1保!不 变:11变:01变111变10变:持1变 第2页 O 返回

主 要 特 点 (1)时钟电平控制。在CP=1期间接收输入信号,CP=0时状 态保持不变,与基本RS触发器相比,对触发器状态的转变增加 了时间控制。 (2)R、S之间有约束。不能允许出现R和S同时为1的情况, 否则会使触发器处于不确定的状态。 CP R S Q Q 不 变 不 变 不 变 不 变 不 变 不 变 置 1 置 0 置 1 置 0 保 持 波 形 图 第2页

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共69页,可试读20页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有