点击切换搜索课件文库搜索结果(863)
文档格式:PPT 文档大小:1.48MB 文档页数:40
6.18位加法器的设计 1、设计思路 多位加法器的构成方式:并行进位 串行进位 并行进位:速度快、占用资源多 串行进位:速度慢、占用资源少
文档格式:PPT 文档大小:289KB 文档页数:17
例1设计判断输入序列为101的检测器。输入为x,输 出为z。对输入序列每三位进行一次判决:若三位代 码是101,则对应其最后一个1时,输出z为1;其它 情况z为0
文档格式:PDF 文档大小:88.18KB 文档页数:9
电路要求 kbencoder 数据输入 i[7..0] 低电平有效 控制输入 el 低电平有效 数据输出 a[2..0] 反函数输出:表达最高位优先编码 数据输出 b[2..0] 反函数输出:表达次高位优先编码 设计思想:
文档格式:PDF 文档大小:101.18KB 文档页数:14
寻址存储器(RAM 和 ROM) ROM 和 RAM 属于通用大规模器件,一般不需要自行设 计,特别是采用 PLD 器件进行设计时; 但是在数字系统中,有时也需要设计一些小型的存储器 件,用于特定的用途:临时存放数据,构成查表运算等。 此类器件的特点为地址与存储内容直接对应,设计时将 输入地址作为给出输出内容的条件;
文档格式:PPT 文档大小:189.5KB 文档页数:5
输入信号为双端的情况下,JK触发器的逻辑功能最为完善。 输入信号为单端的情况下,D触发器用起来最方便
文档格式:PPT 文档大小:322KB 文档页数:13
一、绪论 二、触发器的电路结构、动作特点 三、基本RS触发器 四、同步RS触发器(钟控RS触发器)
文档格式:PPT 文档大小:43.5KB 文档页数:2
通用阵列逻辑(General Array Logic) 工艺:E2CMOS 擦除方式:加电 基本结构:与或阵列(可编与、固定或) 输出电路结构:OLMC(可编程)
文档格式:PPT 文档大小:290.5KB 文档页数:16
2-1(a), 2-2(b), 2-3(c), 2-6(c) 3-1,3-2(a), 3-3(b), 3-4(c), 3-5(d), 3-9(a) 请用VHDL语言描述与或非门和异或门
文档格式:PPT 文档大小:172.5KB 文档页数:7
用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 为减小芯片面积,简化译码器,使输出函数为最简的与或表达式,采用PLA。例1的PLA形式
文档格式:PPT 文档大小:220KB 文档页数:17
5.1概述 5.1.1 MOS管的基本特性 5.1.2CMOS逻辑电路 5.2半导体存储器 5.2.1随机存取存储器 5.2.2只读存储器 5.3可编逻辑器件 5.3.1可编程逻辑阵列 5.3.2可编程阵列逻辑 5.3.3其它可编程逻辑器件
首页上页1314151617181920下页末页
热门关键字
搜索一下,找到相关课件或文库资源 863 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有