点击切换搜索课件文库搜索结果(11892)
文档格式:PPT 文档大小:4.62MB 文档页数:34
1、掌握半加器、全加器、常用算术/逻辑运算单元等运算电路的电路结构及其使用方法; 2、掌握典型的译码器、编码器、数据选择器、数据分配器等信号变换电路的电路结构及其使用方法; 3、了解数字比较器的电路结构及其扩展方法;  第1、2学时:算术运算电路  第3、4学时:信号变换电路  第5、6学时:数值比较器
文档格式:PPT 文档大小:3.83MB 文档页数:248
§1-10 基尔霍夫定律 §1-9 受控源 §2-1 引言 §2-2 电路的等效变换 §2-3 电阻的串联和并联 §2-4 电阻的Y形连接与△形连接的等效变换 §2-5 电压源,电流源的串联和并联 §2-6 实际电源的两种模型及其等效变换 §2-7 输入电阻 §3-1 电路的图 §3-2 KCL和KVL的独立方程数 §3-3 支路电流法 §3-5 回路电流法 §3-6 结点电压法 §4-2 替代定理 §4-6 对偶原理 §8-1 复数 §8-2 正弦量 §8-3 相量法的基础 §8-4 电路定律的相量形式 §9-1 阻抗与导纳 §9-2 阻抗(导纳)的串联和并联 §9-3 电路的相量图 §9-4 正弦稳态电路的分析 §9-5 正弦稳态电路的功率 §9-6 复功率 §9-7 最大功率传输 §9-8 串联电路的谐振 §9-9 并联谐振电路
文档格式:PPS 文档大小:8.31MB 文档页数:97
16-1基本放大电路的组成 16-2放大电路的静态分析 16-3放大电路的动态分析 16-4静工作点的稳定 16-5射极输出器 16-6放大电路中的负反馈 16-7放大电路的频率特性 16-8多级放大电路级其级间耦合方式 16-9差动放大电路
文档格式:PPT 文档大小:1.83MB 文档页数:97
16.1基本放大电路的组成 16.2放大电路的静态分析 16.3放大电路的动态分析 16.4静态工作点的稳定 16.5射极输出器 16.6放大电路中的负反馈 16.7放大电路的频率特性 16.8多级放大电路及其级间耦合方式 16.9差动放大电路
文档格式:PPT 文档大小:37.5KB 文档页数:3
《通信电路原理》课程课堂讨论题二 通信电路的机辅电路分析和系统仿真 模拟滤波器的分析和设计:390201 高频小信号放大器电路分析和设计:390202 C类放大器电路分析和设计:390203 振荡器电路分析和设计:390204 调幅和解调电路分析和设计:390205 每个专题的讨论时间不超过15分钟
文档格式:PPT 文档大小:247KB 文档页数:57
5.1 电容元件和电感元件 5.2 换路定则及初始值计算 5.3 一阶电路的零输入响应 5.4 一阶电路的零状态响应 5.5 一阶电路的全响应 5.6 一阶电路的三要素法 5.7 一阶电路的特殊情况分析 5.8 阶跃信号和阶跃响应 5.9 脉冲序列作用下的一阶电路分析
文档格式:PPT 文档大小:1.15MB 文档页数:71
1、零输入响应,零状态响应,全响应 3、阶跃响应和冲激响应 2、稳态分量 暂态分量 §6-1 动态电路的方程及其初始条件方程 §6-2 一阶电路的零输入响应 §6-3 一阶电路的零状态响应 §6-4 一阶电路的全响应 §6-5 一阶电路的阶跃响应 §6-6 一阶电路的冲激响应
文档格式:PPT 文档大小:5.9MB 文档页数:73
6.1 放大电路的频率响应 6.2 单时间常数RC电路的频率响应 6.3 共源和共射放大电路的低频响应 6.4 共源和共射放大电路的高频响应 6.5 共栅和共基、共漏和共集放大电路的高频响应 6.6 扩展放大电路通频带的方法 6.7 多级放大电路的频率响应 *6.8 单级放大电路的瞬态响应
文档格式:PPT 文档大小:2.12MB 文档页数:106
3.1 正弦交流电的基本概念 3.2 正弦量的相量表示法 3.3 单一元件参数电路 3.4 简单的正弦交流电路 3.5 复杂交流电路的分析和计算 3.6 正弦交流电路的功率 3.7 正弦交流电路中的谐振 3.8 非正弦周期电流电路 3.9 三相交流电路
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
首页上页1415161718192021下页末页
热门关键字
搜索一下,找到相关课件或文库资源 11892 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有