点击切换搜索课件文库搜索结果(92)
文档格式:PPT 文档大小:149KB 文档页数:31
存储器模块的VHDL设计 一、典型的存储器模块有: 寻址存储器: ROM RAM 顺序存储器: FiFo Stack(LIFO
文档格式:PPT 文档大小:87KB 文档页数:19
为了使设计简化,避免重复的工作,VHDL中 通常使用子结构来规范一些常用的运算或简 单的功能模块;
文档格式:PPT 文档大小:189KB 文档页数:20
它是20世纪80年代初,由美国国防部为其超 高速集成电路 VHS计划提出的硬件描述语言, 它支持硬件的设计、综合、验证和测试。 IEEE于1987年公布了VHDL的标准版本(IEEE STD1076/1987),1993年重新公布了新的标准 (IEEE STD1076-1993)
文档格式:PPT 文档大小:179KB 文档页数:29
全方位硬件描述—从系统到电路 多种描述方式—适应层次化设计 数据类型丰富,语法严格清晰 串行和并行通用,物理过程清楚 与工艺结构无关,可用于各类EDA工具
文档格式:PDF 文档大小:1.2MB 文档页数:131
一、 VHLD概述; 二、 VHLD的一些基本概念; 三、 VHDL的数据对象,数据类型及类型转换,运算符等;
文档格式:PPT 文档大小:1.25MB 文档页数:141
6.1 存储器 6.1.1 ROM (Read-Only Memory) 6.1.2 随机存取存储器 (RAM) 6.2 可编程逻辑器件(PLD) 6.2.1 可编程阵列逻辑(PAL) 6.2.2 通用阵列逻辑(GAL) 6.2.3 PLD的开发过程 6.3 VHDL语言 6.3.1 VHDL基本结构与语法 6.3.1.1 VHDL的组成 6.3.1.2 实体(Entity) 6.3.1.3 结构体 (Architecture) 6.3.1.4 程序包 (Package) 与 USE 语句 6.3.1.5 库 (Library) 6.3.1.6 VHDL运算符 6.3.1.7 数据对象 6.3.1.8 VHDL常用语句 6.3.1.9 元件及元件例化 6.3.1.10 配置 (configuration) 6.3.1.11 子程序 6.3.1.12 其他:属性、时钟的表示 6.3.1.13 VHDL的模板 6.3.1.14 常见错误 6.3.1.15 保留字
文档格式:PDF 文档大小:2.44MB 文档页数:40
一、VHDL程序的宏观结构; 二、实体的基本格式及其在VHDL硬件设计中的应用 三、 构造体的基本格式及其在VHDL硬件设计中的基本功能 四、 库的实用意义及使用方法
文档格式:PPT 文档大小:357.5KB 文档页数:23
一、逻辑门电路设计 例1:用数据流描述方式设计一个4输入“与或非”逻辑门
文档格式:PPT 文档大小:481.5KB 文档页数:30
数字集成电路的设计流程 设计输入:以电路图或HDL语言的形式形成 电路文件;输入的文件经过编译后,可以 形成对电路逻辑模型的标准描述; 逻辑仿真(功能仿真):对如上形成的逻 辑描述加入输入测试信号,检查输出信号 是否满足设计要求;在此没有考虑任何时 间关系,只是检测逻辑是否有错;
文档格式:PDF 文档大小:80.79KB 文档页数:4
通信与信息工程系 综合、设计性实验指导书 课程名称:可编程ASIC原理 实验项目名称:数字钟设计 一、实验目的与要求: (1)、使用VHDL语言或 Verilog语言设计数字钟。 (2)、正确选择实验箱的工作模式。 (3)、正确配置FPGA的引脚。 (4)、实验前预习数字钟原理
上页12345678下页末页
热门关键字
搜索一下,找到相关课件或文库资源 92 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有