点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:985.5KB 文档页数:33
用数学方法表示命题陈述的逻辑结构,将形式逻辑归结为代数演算, 称为 “布尔代数”。将布尔代数用于集成电路逻辑门,称为逻辑代数
文档格式:PPT 文档大小:598KB 文档页数:47
同步时序逻辑电路采用时钟脉冲对电路进行控制,由时钟脉冲决定 电路状态的转换。 异步时序逻辑电路不采用时钟脉冲控制,电路状态改变仅受输入信 号的控制。可分为脉冲异步时序逻辑电路和电平异步时序逻辑电路
文档格式:PPT 文档大小:380.5KB 文档页数:18
第一章数字逻辑基础 第二章逻辑门电路 第三章组合逻辑电路 第四章时序逻辑电路引论 第五章时序逻辑电路的分析与设计 第六章存储器和可编程逻辑器件 第七章脉冲信号的产生与整形
文档格式:PPT 文档大小:1.41MB 文档页数:102
3.1 由基本逻辑门构成的组合电路的分析和设计 3.1.1 组合电路的一般分析方法 3.1.2 组合电路的一般设计方法 3.2 MSI构成的组合逻辑电路 3.2.1 自顶向下的模块化设计方法 3.2.2 编码器 3.2.3 译码器 3.2.4 数据选择器 3.2.5 数据分配器 3.2.6 算术运算电路 3.2.7 数值比较器 3.3 组合电路设计举例: 算术逻辑单元(ALU) 3.4 组合逻辑电路中的冒险 3.4.1 产生冒险的原因 3.4.2 消去冒险的方法
文档格式:PPT 文档大小:2.2MB 文档页数:142
5.1 MSI构成的时序逻辑电路 5.1.1 寄存器和移位寄存器 5.1.2 计数器 5.1.3 移位寄存器型计数器 5.2 时序逻辑电路的分析方法 5.2.1 同步时序逻辑电路的分析方法 5.2.2 异步时序逻辑电路的分析方法 5.3 同步时序逻辑电路设计方法 5.3.1 用SSI设计同步时序逻辑电路 5.3.2 用MSI设计同步时序逻辑电路
文档格式:PPT 文档大小:1.25MB 文档页数:141
6.1 存储器 6.1.1 ROM (Read-Only Memory) 6.1.2 随机存取存储器 (RAM) 6.2 可编程逻辑器件(PLD) 6.2.1 可编程阵列逻辑(PAL) 6.2.2 通用阵列逻辑(GAL) 6.2.3 PLD的开发过程 6.3 VHDL语言 6.3.1 VHDL基本结构与语法 6.3.1.1 VHDL的组成 6.3.1.2 实体(Entity) 6.3.1.3 结构体 (Architecture) 6.3.1.4 程序包 (Package) 与 USE 语句 6.3.1.5 库 (Library) 6.3.1.6 VHDL运算符 6.3.1.7 数据对象 6.3.1.8 VHDL常用语句 6.3.1.9 元件及元件例化 6.3.1.10 配置 (configuration) 6.3.1.11 子程序 6.3.1.12 其他:属性、时钟的表示 6.3.1.13 VHDL的模板 6.3.1.14 常见错误 6.3.1.15 保留字
文档格式:PPT 文档大小:1.23MB 文档页数:72
3.1 逻辑代数及运算规则 3.4 多输出函数的化简 3.2 逻辑函数的表示法及化简举例 3.3 卡诺图
文档格式:PPT 文档大小:1.37MB 文档页数:56
5.1 时序电路概述 5.2 基本触发器 5.3 集成触发器 5.4 时序图的绘制
文档格式:PPT 文档大小:1.38MB 文档页数:19
7.1 555定时器的工作原理 7.2 555定时器的典型应用电路
文档格式:PPT 文档大小:1.8MB 文档页数:45
9.1 半导体存储器 9.2 可编程逻辑器件PLD
首页上页1718192021222324下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有