点击切换搜索课件文库搜索结果(387)
文档格式:PPT 文档大小:1.94MB 文档页数:120
6.1 系统扩展概述 6.2 存储器扩展 6.3 并行I/O口扩展 6.4 显示器接口技术 6.5 键盘接口 6.7 I2C总线扩展
文档格式:PPT 文档大小:1.65MB 文档页数:166
▪ 2.1 总体概况 ▪ 2.2 微处理器 ▪ 2.3 存储器 ▪ 2.4 并行输入/输出接口 ▪ 2.5 定时/计数器 ▪ 2.6 串行输入/输出接口 ▪ 2.7 中断系统 ▪ 2.8 特殊工作方式
文档格式:PPT 文档大小:480.5KB 文档页数:55
▪ 4.1 并行扩展总线概述 ▪ 4.2 最小系统和程序存储器扩展 ▪ 4.3 数据存储器扩展 ▪ 4.4 简单并行I/O接口扩展 ▪ 4.5 8255可编程并行接口扩展
文档格式:PPTX 文档大小:5.41MB 文档页数:199
8.1 基于C54x的DSP最小系统设计 8.2 C54x外部总线结构 8.3 存储器扩展 8.4 A/D、D/A与DSP的接口技术 8.5 Bootloader功能的实现 8.6 C54x系统设计实例 8.7 DSP系统的调试与抗干扰措施
文档格式:PPTX 文档大小:1.21MB 文档页数:65
本章介绍典型的ADC、DAC集成电路芯片,以及与单片机的硬件接口设计及软件设计
文档格式:PPT 文档大小:1.78MB 文档页数:85
9.18255A可编程外围接口芯片 9.2PS-2304数字量I/0接口板简介 9.3BCD码并行数字信号的采集 9.4车速脉冲信号的采集计数
文档格式:PPTX 文档大小:5.41MB 文档页数:199
8.1 基于C54x的DSP最小系统设计 8.2 C54x外部总线结构 8.3 存储器扩展 8.4 A/D、D/A与DSP的接口技术 8.5 Bootloader功能的实现 8.6 C54x系统设计实例 8.7 DSP系统的调试与抗干扰措施
文档格式:PPT 文档大小:1.82MB 文档页数:15
一、概述 本实验系统主要由FPGA主芯片 (FLEX10K10LC84)和外围丰富的输入输出外 设构成。FPGA主芯片的所有用户可用IO口均没 有同任一外设固定接死,而仅仅以插孔的形式存 在,这为用此开发系统设计出复杂多样的实验提 供了极大的灵活性。 所有外设的接口逻辑都很友好,外设的驱动 已在系统内部为用户设计好,用户可以对所有外 设接口用简单的TTL逻辑电平进行操作
文档格式:PPTX 文档大小:316.2KB 文档页数:55
4.1 定时器/计数器的结构及工作原理 4.2 方式和控制寄存器 4.3 工作方式 4.4 定时器/计数器应用举例 4.5 MCS - 51单片机的串行接口 4.6 串行口的应用
文档格式:PPT 文档大小:1.51MB 文档页数:95
6.1 总 线 6.2 80C51的时序 6.3 扩展并行的I/O端口 6.4 80C51与D/A转换器的接口 6.7 省电 方式 6.6 80C51的复位 6.5 A/D转换电路与80C51的接口
首页上页1920212223242526下页末页
热门关键字
搜索一下,找到相关课件或文库资源 387 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有