点击切换搜索课件文库搜索结果(300)
文档格式:PPT 文档大小:4.69MB 文档页数:132
• 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:PPT 文档大小:8.08MB 文档页数:205
6.1 概述 6.2 时序逻辑电路的分析方法 6.4 时序逻辑电路的设计方法 6.3 若干常用的时序逻辑电路 6.5 时序逻辑电路中的竞争-冒险现象
文档格式:PPT 文档大小:4.37MB 文档页数:87
5.1 时序逻辑电路概述 5.2 同步时序逻辑电路的分析 5.3 同步时序逻辑电路的设计 5.4 异步时序逻辑电路 5.5 计数器 5.6 寄存器
文档格式:PPT 文档大小:3.79MB 文档页数:18
一、数字电路的特点 二、典型应用 三、电子器件的发展 四、设计方法的变化 五、学习方法 六、考核方法 七、参考书 八、任课教师
文档格式:PPT 文档大小:823.5KB 文档页数:42
6.1时序逻辑电路概述 6.2同步时序电路的分析 6.3异步时序电路的分析 6.4同步时序电路的设计方法
文档格式:PPT 文档大小:979.5KB 文档页数:65
逻辑代数( Logic Algebra)是由英国数 学家乔治布尔( George Boole)于1849年首 先提出的,因此也称为布尔代数( Boolean Algebra)。逻辑代数研究逻辑变量间的相互 关系,是分析和设计逻辑电路不可缺少的数学 工具。所谓逻辑变量,是指只有两种取值的变 量:真或假、高或低、1或0
文档格式:PPT 文档大小:2.54MB 文档页数:136
6.1 时序电路概述 6.2 同步时序逻辑电路的分析 6.3 异步时序电路的分析方法 6.4 同步时序电路的设计方法
文档格式:PPT 文档大小:500KB 文档页数:27
分析清楚时序电路的输入条件和输出条件,确定有多少种 输入信息的历史情况,由相应的电路状态记忆,从而确定 原始状态图的状态数 把每一个状态作为电路当时所处的现在状态,根据设计要 求和各种可能的输入情况,确定该时刻的现在的输出和下 一时刻电路的下一个状态,画出状态转换线,注明输入和 输出,完成原始状态图。可多设几个状态,不要发生遗漏 和错误
文档格式:PPT 文档大小:1.13MB 文档页数:90
6.1 二进制并行加法器 6.2 数值比较电路 6.3 译码器 6.4 多路选择器 6.5 计数器 6.6 寄存器 6.7 只读存储器 6.8 可编程逻辑阵列
文档格式:PPT 文档大小:2.38MB 文档页数:136
6.1时序电路概述 6.2同步时序逻辑电路的分析 6.3异步时序电路的分析方法 6.4同步时序电路的设计方法
首页上页2122232425262728下页末页
热门关键字
搜索一下,找到相关课件或文库资源 300 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有