点击切换搜索课件文库搜索结果(367)
文档格式:PPT 文档大小:2.67MB 文档页数:142
一、门电路、触发器等称为逻辑器件 二、由逻辑器件构成,能执行某单一功能的电路,如计数器、译码器、加法器等,称为逻辑功能部件; 三、由逻辑功能部件组成的能实现复杂功能 的数字电路称数字系统
文档格式:PPT 文档大小:600KB 文档页数:20
(一)、CMOS反相器工作原理 CMOS电路的结构特点是: 一个N沟道管和一个P沟道管配 G 对使用,即N、P互补(Comp- T lementary)
文档格式:PPT 文档大小:1.14MB 文档页数:69
门电路是用以实现逻辑关系的电 子电路,与我们所讲过的基本逻辑关 系相对应,门电路主要有:与门、或 门、与非门、或非门、异或门等。 在数字电路中,一般用高电平代 表1、低点平代表0,即所谓的正逻辑 系统
文档格式:PPT 文档大小:1.07MB 文档页数:34
根据功能要求,实现具体电路设计,本节分为用门电路设计和用中规模功能器件设计。 一、采用门电路设计 1、一般设计方法 设计过程与分析过程正好相反,其步骤如下: (1)搞清功能要求,明确因果关系,设置输入、输出变量
文档格式:DOC 文档大小:2.14MB 文档页数:11
1、掌握二进制、八进制、十进制、十六进制数的组成及其相互转换,了解常用BCD码; 2、掌握逻辑代数的基本定理和常用公式,并能进行逻辑函数的化简与变换; 3、理解与门、或门、非门、与非门和异或门的逻辑功能,了解 TTL 与非门及其电压传输特性和主要参数,了解 CMOS 门电路的特点,了解三态门的概念
文档格式:PPT 文档大小:922KB 文档页数:20
同步计数器由若干个触发器组成,触发器的时钟端 都连在一起,触发器输出是同步更新的,因此称为同步 计数器。 由多个触发器的输出构成二进制计数值的各位,其 变化符合计数规律,加1或减1
文档格式:PPT 文档大小:878KB 文档页数:20
前面我们的例题,就是采用小规模器件进行设计的 下面我们再举两个例题,进一步熟悉这种设计方法 例7-10设计二一十进制同步计数器(十进制值按 5121码规律设计)
文档格式:PPT 文档大小:311KB 文档页数:11
我们在这里要解决的问题是: 如何用一个中规模N进制的计数器,实现一个M进 制的计数器(N>M)? 实际上就是一个多余的状态如何取掉的问题。以前 我们曾经讲过一些,有两种方法:清除法和置位法
文档格式:PPT 文档大小:459KB 文档页数:15
ECL门的优点是速度快,因为它不用饱和态。 另一优点是工作电流平稳,没有动态尖峰。ECL门的缺点是高、低电平太接近(约0.8V) 抗干扰能力差。另一个缺点是功耗较大
文档格式:PPT 文档大小:1.37MB 文档页数:66
利用LD端的置最小数法实现任意 进制计数器,若实现模长为M,则 预置的最小数为2 n -M。将Qcc取反 送给LD即可
首页上页2324252627282930下页末页
热门关键字
搜索一下,找到相关课件或文库资源 367 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有