点击切换搜索课件文库搜索结果(300)
文档格式:PDF 文档大小:133.01KB 文档页数:10
基本门电路的设计(采用数据流设计 ) 基本门电路表达简单逻辑关系,采用简单的赋值语句就能方 便地实现;没有必要采用更复杂的结构
文档格式:PDF 文档大小:236.27KB 文档页数:2
中国地质大学(武汉):《数字逻辑实验》课程教学资源(实验内容)实验十一 四路优先判决电路(设计性)
文档格式:PDF 文档大小:21.48MB 文档页数:118
第一节 数字电路概述与计数制 第二节 逻辑门电路 第三节 组合逻辑电路的分析与设计 第四节 常用组合逻辑电路
文档格式:DOC 文档大小:54KB 文档页数:9
第一篇混合信号电路板的设计准则 模拟电路的工作依赖连续变化的电流和电压。数字电路的工作依赖在接收端根据预先定 义的电压电平或门限对高电平或低电平的检测,它相当于判断逻辑状态的“真”或“假”。在数 字电路的高电平和低电平之间,存在“灰色”区域,在此区域数字电路有时表现出模拟效应, 例如当从低电平向高电平(状态)跳变时,如果数字信号跳变的速度足够快,则将产生过冲和 回铃反射现象
文档格式:DOC 文档大小:2.19MB 文档页数:15
当得到代码形式的状态表后,只要选定确定电路状态的触发器的类型,就可导出各触发器的激励函数和电路的输出函数,将其电路实现便得到时序电路的逻辑图。如首先得到的是符号形式的状态表,需将其进行状态分配,得到符号形式的状态表。 一、确定激励函数(Excitation Function) 二、确定输出函数(Output Function)
文档格式:DOC 文档大小:1.13MB 文档页数:16
实验一:集成逻辑门电路的测试与使用 实验二:组合逻辑电路的设计 实验三:时序逻辑电路的设计 实验四:脉冲信号的产生与变换 实验五:A/D 和 D/A 转换器及其应用 实验六:序列信号发生器的设计(设计性)
文档格式:PPT 文档大小:296.5KB 文档页数:20
第6章组合逻辑电路设计实例 一、桶式移位器 二、简单浮点编码器 三、双优先级编码器 四、级联比较器 五、关模比较器
文档格式:PPT 文档大小:1.23MB 文档页数:52
5-1 概述 5-2 时序逻辑电路的分析方法 5-3 若干常用的时序逻辑电路 5-4 时序逻辑电路的设计方法
文档格式:PPT 文档大小:2.33MB 文档页数:49
逻辑代数是分析和设计数字电路的基本工具。因此首先要了解逻辑代数有什么基本特性,逻辑代数和普通代数又有什么异同之处
文档格式:PPTX 文档大小:563.79KB 文档页数:44
3.1 概 述 3.2 组合逻辑电路的分析 3.3 组合逻辑电路的设计 3.4 加 法 器 3.5 数值比较器 3.6 编 码 器 3.7 译 码 器 3.8 数据选择器 3.9 数据分配器 3.10 奇偶检测电路 3.11 用中规模集成电路设计一般组合电路 3.12 组合电路中的竞争冒险
首页上页2324252627282930下页末页
热门关键字
搜索一下,找到相关课件或文库资源 300 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有