点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:1.01MB 文档页数:26
一、传输门TG 1、电路结构 CMOSFF具有功耗低、抗干扰能力强、制造工艺简单、集成度高和成本低等优点
文档格式:PPT 文档大小:540.5KB 文档页数:88
一、 使用HDL设计的先进性 二、Verilog的主要用途 三、 Verilog的历史 四、如何从抽象级(levels of abstraction)理解 五、电路设计 六、Verilog描述 – 逻辑仿真算法 – 如何启动Verilog-XL和NC Verilog仿真器 – 如何显示波形 1. 进一步学习Verilog的结构描述和行为描述 2. Verilog混合(抽象)级仿真 1. 理解Verilog中使用的词汇约定 2. 认识语言专用标记(tokens) 3. 学习timescale
文档格式:PPT 文档大小:985.5KB 文档页数:33
用数学方法表示命题陈述的逻辑结构,将形式逻辑归结为代数演算, 称为 “布尔代数”。将布尔代数用于集成电路逻辑门,称为逻辑代数
文档格式:PPT 文档大小:2MB 文档页数:75
一、掌握同步和异步二进制 和N进制计数器工作原理和电路组成。 二、理解常用中规模计数器结构及应用
文档格式:PPT 文档大小:43.5KB 文档页数:2
通用阵列逻辑(General Array Logic) 工艺:E2CMOS 擦除方式:加电 基本结构:与或阵列(可编与、固定或) 输出电路结构:OLMC(可编程)
文档格式:PPT 文档大小:921KB 文档页数:11
1、555定时器电路结构 由比较器C1、C2,基本RS 触发器,集电极开路输出 三极管TD三部分组成
文档格式:PPT 文档大小:0.98MB 文档页数:22
一、传输门TG 1、电路结构 CMOSFF具有功耗低、抗干扰能力强、制造工艺简单、集成度高和成本低等优点
文档格式:PDF 文档大小:91.47KB 文档页数:6
一、实验目的 1.熟悉 555 型集成时基电路结构、工作原理及其特点。 2.掌握 555 型集成时基电路的基本应用
文档格式:PDF 文档大小:124.74KB 文档页数:15
组合逻辑电路在任一时刻的输出信号仅仅与当时的输入信号有关;而时序逻 辑电路在任一时刻的输出信号不仅与当时的输入信号有关,而且与电路原来的状 态有关。 从结构上看,组合逻辑电路仅由若干逻辑门组成,没有存储电路,因而无记 忆能力;而时序逻辑电路除包含组合电路外,还含有存储电路,因而有记忆功能。 组合逻辑电路的基本单元是门电路;时序逻辑电路的基本单元是触发器
文档格式:PDF 文档大小:164.85KB 文档页数:21
组合逻辑电路基本单元——门电路,没有记忆功能; 时序逻辑电路基本单元——触发器,有记忆功能。 时序电路结构框图如图 5.2 所示。 时序逻辑电路由组合电路和存储电路两部分构成
首页上页2324252627282930下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有