5.1基本触发器 511基本RS触发器 51.2钟控RS触发器 513D触发器 514JK触发器 51.5T触发器和T触发器 516基本触发器的空翻和震荡现象 退出
5.1 基本触发器 5.1.1 基本RS触发器 5.1.2 钟控RS触发器 5.1.3 D触发器 退出 5.1.4 JK触发器 5.1.5 T触发器和T'触发器 5.1.6 基本触发器的空翻和震荡现象
触发器是构成时序逻辑电路的基本逻辑部件 令它有两个稳定的状态:0状态和1状态; ◆在不同的输入情况下,它可以被置成0状态 或1状态; 当输入信号消失后,所置成的状态能够保 持不变。 所以,触发器可以记忆1位二值信号。根据逻 辑功能的不同,触发器可以分为RS触发器、 D触发器、JK触发器、T和T"触发器;根据触 发方式的不同,可分为电平触发和边沿触发 两种类型
触发器是构成时序逻辑电路的基本逻辑部件。 ❖ 它有两个稳定的状态:0状态和1状态; ❖在不同的输入情况下,它可以被置成0状态 或1状态; ❖当输入信号消失后,所置成的状态能够保 持不变。 所以,触发器可以记忆1位二值信号。根据逻 辑功能的不同,触发器可以分为RS触发器、 D触发器、JK触发器、T和T´触发器;根据触 发方式的不同,可分为电平触发和边沿触发 两种类型
511基本RS触发器 信号输出端,Q=0、Q=1的状态称0 状态,Q=1、Q0的状态称1状态, 电路组成和逻辑符号 & R b)逻辑符号 信号输入端,低电平有效
5.1.1 基本RS触发器 电 路 组 成 和 逻 辑 符 号 S R Q Q S R Q Q (a) 逻辑图 (b) 逻辑符号 & & S R 信号输入端,低电平有效。 信号输出端,Q=0、Q=1的状态称0 状态,Q=1、Q=0的状态称1状态
工作原理 R S Q & & OR ①R=0、S=1时:由于R=0,不论原来Q为0还是1,都有Q=1 再由S=1、Q=1可得Q=0。即不论触发器原来处于什么状态都 将变成0状态,这种情况称将触发器置0或复位。R端称为触发 器的置0端或复位端
S R Q Q & & 工作原理 R S Q 1 0 0 1 1 0 0 ①R=0、S=1时:由于R=0,不论原来Q为0还是1,都有Q=1; 再由S=1、Q=1可得Q=0。即不论触发器原来处于什么状态都 将变成0状态,这种情况称将触发器置0或复位。R端称为触发 器的置0端或复位端
0 0 & & S|0 R ②R=1、S=0时:由于S=0,不论原来Q为0还是1,都有Q=1; 再由R=1、Q=1可得Q=0。即不论触发器原来处于什么状态都 将变成1状态,这种情况称将触发器置1或置位。S端称为触发 器的置1端或置位端
S R Q Q & & 0 1 1 0 R S Q 1 0 0 ②R=1、S=0时:由于S=0,不论原来Q为0还是1,都有Q=1; 再由R=1、Q=1可得Q=0。即不论触发器原来处于什么状态都 将变成1状态,这种情况称将触发器置1或置位。S端称为触发 器的置1端或置位端。 0 1 1
S011 0 & & 0 不变 S R ③R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保 持原有状态不变,即原来的状态被触发器存储起来,这体现了 触发器具有记忆能力
S R Q Q & & 1 1 1 0 ③R=1、S=1时:根据与非门的逻辑功能不难推知,触发器保 持原有状态不变,即原来的状态被触发器存储起来,这体现了 触发器具有记忆能力。 R S Q 1 0 0 0 1 1 1 1 不变 0 1
? S01 0 & & 0 不变 S|0 [0R⊥0 不定 ④R=0、S=0时:Q=Q=1,不符合触发器的逻辑关系。并且由 于与非门延迟时间不可能完全相等,在两输入端的0同时撤除 后,将不能确定触发器是处于1状态还是0状态。所以触发器不 允许出现这种情况,这就是基本RS触发器的约束条件
S R Q Q & & 0 0 1 1 R S Q 1 0 0 0 1 1 1 1 不变 0 0 不定 ? ④R=0、S=0时:Q=Q=1,不符合触发器的逻辑关系。并且由 于与非门延迟时间不可能完全相等,在两输入端的0同时撤除 后,将不能确定触发器是处于1状态还是0状态。所以触发器不 允许出现这种情况,这就是基本RS触发器的约束条件