综合搜索课件包文库(328)
文档格式:PPT 文档大小:582KB 文档页数:22
广东海洋大学:《数字电子技术》课程教学资源(PPT课件)5.4 时钟边沿触发的触发器 5.5 触发器逻辑功能的分类及逻辑功能的描述
文档格式:DOC 文档大小:31.5KB 文档页数:2
广东海洋大学:《数字电子技术》课程教学资源(授课计划)教案14 5.4 时钟边沿触发的触发器 5.5 触发器的逻辑功能分类及逻辑功能的描述
文档格式:PDF 文档大小:654.36KB 文档页数:46
这一章的习题从内容上可以分为四种类型:逻辑等式的证明逻辑函数不同 表示方法之间的转换、逻辑函数形式的变换和逻辑函数的化简。下面分别总结、 归纳一下这几种类型习题的解题方法并给出相应的例解
文档格式:PPT 文档大小:1.7MB 文档页数:106
一、组合电路的分析方法和设计方法 二、利用数据选择器和译码器进行逻辑设计的方法 三、加法器、编码器、译码器等中规模集成电路的逻辑功能和使用方法
文档格式:PPT 文档大小:2.05MB 文档页数:70
一、单极型MOS(Metal Oxide Semiconductor)集成电路分PMOS、NMOS和CMOS三种。 二、NMOS电气性能较好,工艺较简单,适合制作高性能的存储器、微处理器等大规模集成电路。 三、而由NMOS和PMOS构成的互补型CMOS电路以其性能好、功耗低等显著特点,得到愈来愈广泛的应用。 四、主要介绍NMOS和CMOS门电路
文档格式:PPT 文档大小:1.91MB 文档页数:41
一、单极型MOS(Metal Oxide Semiconductor)集成电路分PMOS、NMOS和CMOS三种。 二、NMOS电气性能较好,工艺较简单,适合制作高性能的存储器、微处理器等大规模集成电路。 三、而由NMOS和PMOS构成的互补型CMOS电路以其性能好、功耗低等显著特点,得到愈来愈广泛的应用。 四、主要介绍NMOS和CMOS门电路
文档格式:PPT 文档大小:521.5KB 文档页数:12
1、掌握组合逻辑电路的分析和设计方法。 2、熟悉编码器、译码器、多路选择器、数值比较器、加法器等典型中规模组合逻辑器件的逻辑功能与应用
文档格式:PPT 文档大小:4.62MB 文档页数:34
1、掌握半加器、全加器、常用算术/逻辑运算单元等运算电路的电路结构及其使用方法; 2、掌握典型的译码器、编码器、数据选择器、数据分配器等信号变换电路的电路结构及其使用方法; 3、了解数字比较器的电路结构及其扩展方法;  第1、2学时:算术运算电路  第3、4学时:信号变换电路  第5、6学时:数值比较器
文档格式:PPT 文档大小:4.29MB 文档页数:78
4.4.1 编码器 4.4.2 译码器/数据分配器 4.4.3 数据选择器 4.4.4 数值比较器 4.4.5 算术运算电路
文档格式:PDF 文档大小:1.16MB 文档页数:10
为了降低硬件开销,越来越多的加法器电路采用传输管逻辑来减少晶体管数量,同时导致阈值损失、性能降低等问题。本文通过对摆幅恢复逻辑与全加器电路的研究,提出一种基于摆幅恢复传输管逻辑(Swing restored pass transistor logic, SRPL)的全加器设计方案。该方案首先分析电路的阈值损失机理,结合晶体管传输高、低电平的特性,提出一种摆幅恢复传输管逻辑的设计方法;然后,采用对称结构设计无延时偏差输出的异或/同或电路,利用MOS管补偿阈值损失的方式,实现异或/同或电路的全摆幅输出;最后,将异或/同或电路融合于全加器结构,结合4T XOR求和电路与改进的传输门进位电路实现摆幅恢复的高性能全加器。在TSMC 65 nm工艺下,本文采用HSPICE仿真验证所设计的逻辑功能,与文献相比延时降低10.8%,功耗延时积(Power-delay product, PDP)减少13.5%以上
首页上页2324252627282930下页末页
热门关键字
搜索一下,找到相关课件或文库资源 328 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有