点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:1.44MB 文档页数:61
1、组合逻辑电路基础 布尔代数基本公式,逻辑门,卡诺图 2、计算机中常用的组合逻辑电路 一位加法器,译码器,编码器,多路选择器等 3、时序逻辑电路 D锁存器,D触发器,寄存器 4、时序逻辑电路设计 有限状态机,七段显示十进制数双向计数器设计 5、可编程序逻辑阵列(器件)简介 PLA, PLD
文档格式:PPT 文档大小:530.5KB 文档页数:79
第六章时序逻辑电路 6.1时序逻辑电路的基本概念 一、时序逻辑电路的结构及特点 时序逻辑电路———任何一个时刻的输出状态不仅取决于当时的输入信号,还与电路的原状态有关。 时序电路的特点: (1)含有具有记忆元件(最常用的是触发器) (2)具有反馈通道
文档格式:PPT 文档大小:71.5KB 文档页数:3
一、逻辑代数基础 二、组合逻辑电路 三、常用集成时序逻辑器件及应用 四、脉冲波形的产生与变换 五、存储器和可编程逻辑器件 六、集成逻辑门 七、触发器 八、时序逻辑电路 九、用VHDL进行数字系统设计
文档格式:PPT 文档大小:599.5KB 文档页数:60
7. VHDL代码中的时序逻辑和组合逻辑表达 8. 语句的执行时间问题 (顺序语句 & 并行语句) 9. 基本单元电路的VHDL代码 (三态门,双向缓冲器,计数器,D触发器,译码器……) 11. 复杂代码结构 (子程序; 元件; 块; 包) 12. 属性定义语句 13. 库的使用
文档格式:PDF 文档大小:11.85MB 文档页数:48
1、555定时器电路原理及工作原理。 2、施密特触发器工作原理及应用 3、单稳态触发器工作原理及应用 4、多谐振荡器工作原理及应用
文档格式:PDF 文档大小:5.03MB 文档页数:30
实验一基本门电路逻辑功能测试 实验二加法器的设计与应用 实验三译码器和数据选择器的设计及应用 实验四优先编码器的设计(EWB) 实验五触发器的设计及应用 实验六计数器的设计 实验七555定时器
文档格式:PDF 文档大小:2.19MB 文档页数:159
第一篇 系统介绍. 1 第一章 系统概述. 1 第二章 通用电路简介. 2 第三章 实验区简介. 7 第二篇 基础型实验. 8 实验一 晶体管开关特性、限幅器与箝位器 . 8 实验二 门电路电参数的测试 . 13 实验三 CMOS 门电路测试 . 24 实验四 门电路逻辑功能及测试 . 28 实验五 组合逻辑电路(半加器全加器及逻辑运算) . 33 实验六 触发器(一)R-S,D,J-K . 38 实验七 触发器(二)三态输出触发器及锁存器 . 43 实验八 时序电路测试及研究 . 47 第三篇 综合型实验. 79 综合实验一 智力竞赛抢答器电路 . 79 综合实验二 电子秒表. 82 综合实验三 2 1 3 位直流数字电压表. 87 附录 CC7107A/D 转换器组成的 2 位直流数字电压表. 93 综合实验四 数字频率计. 96 综合实验五 拔河游戏机. 103 综合实验六 随机存取存储器 2114A 及其应用. 108 第四篇 设计型实验. 120 课题一 8 路抢答器电路设计 . 120 课题二 数字电子钟设计 . 124 课题四 汽车尾灯控制电路 . 137 课题五 篮球竞赛 30s 计时器. 141 第五篇 附录. 144
文档格式:DOC 文档大小:796KB 文档页数:13
实验一 三人多数表决电路 实验二 用 74LS161 设计同步 12 进制计数器 实验三 用 VHDL 文本设计输入方法 实现组合逻辑电路 实验四 用 VHDL 文本设计输入方法 实现触发器 实验五 利用例化语句进行层次化设计 实验六 并行置位的移位寄存器 实验七 数字频率计设计 实验八 有限状态机设计——用状态机实现序列检测器的设计
文档格式:PDF 文档大小:3.88MB 文档页数:25
叠加定理 戴维宁定理 一阶RC电路的过渡过程 功率因数提高 电子仪器的综合应用 比例求和运算电路 门电路的功能测试 R-S、D、JK触发器
文档格式:DOC 文档大小:4.87MB 文档页数:49
实验一 TTL集成逻辑门的逻辑功能与参数测试.1 实验二 组合逻辑电路的设计与测试.8 实验三 译码器及其应用.11 实验四 数据选择器及其应用.18 实验五 触发器及其应用.25 实验六 计数器及其应用.31 实验七 移位寄存器及其应用.37 实验八 555定时电路及其应用.45
首页上页2324252627282930下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有