点击切换搜索课件文库搜索结果(441)
文档格式:PPT 文档大小:1.37MB 文档页数:66
利用LD端的置最小数法实现任意 进制计数器,若实现模长为M,则 预置的最小数为2 n -M。将Qcc取反 送给LD即可
文档格式:PPT 文档大小:985.5KB 文档页数:33
用数学方法表示命题陈述的逻辑结构,将形式逻辑归结为代数演算, 称为 “布尔代数”。将布尔代数用于集成电路逻辑门,称为逻辑代数
文档格式:PPT 文档大小:2.8MB 文档页数:121
7.1 集成计数器 7.2 集成寄存器和移位寄存器 7.3 序列信号发生器 7.4 以MSI为核心的同步时序电路的分析与设计
文档格式:PPT 文档大小:1.33MB 文档页数:34
基本的逻辑关系是与或非,一个复杂的逻辑函数是 由这些基本关系组合而成的。 基本的逻辑门是与或非门,一个复杂的逻辑电路是 由这些基本逻辑门连接成的。 门电路是逻辑关系的基本硬件单元。按制作工艺的 不同,可分为双极型逻辑门和MOS型逻辑门
文档格式:PPT 文档大小:1.79MB 文档页数:58
一、计数器的概念 1. 什么叫计数? 计数:统计脉冲的个数。 2. 什么叫计数器? 计数器:实现计数功能的时序部件
文档格式:PPT 文档大小:922KB 文档页数:20
同步计数器由若干个触发器组成,触发器的时钟端 都连在一起,触发器输出是同步更新的,因此称为同步 计数器。 由多个触发器的输出构成二进制计数值的各位,其 变化符合计数规律,加1或减1
文档格式:PPT 文档大小:0.98MB 文档页数:22
一、传输门TG 1、电路结构 CMOSFF具有功耗低、抗干扰能力强、制造工艺简单、集成度高和成本低等优点
文档格式:PPT 文档大小:1.01MB 文档页数:26
一、传输门TG 1、电路结构 CMOSFF具有功耗低、抗干扰能力强、制造工艺简单、集成度高和成本低等优点
文档格式:PPT 文档大小:174.5KB 文档页数:43
简介一一背景 传统数字电路设计方法不适合设计大规模的系 统。工程师不容易理解原理图设计的功能。 众多软件公司开发研制了具有自己特色的电路 硬件描述语言(Hardware Description Language,HDL),存在着很大的差异,工程师 一旦选用某种硬件描述语言作为输入工具,就 被束缚在这个硬件设计环境之中。因此,硬件 设计工程师需要一种强大的、标准化的硬件描 述语言,作为可相互交流的设计环境
文档格式:PPT 文档大小:439KB 文档页数:18
(1)用触发器和逻辑门设计任意进制计数器 例6.5.1 试用JKFF和与非门设计按自然二进制码记数的M=5的同步加法记数器
首页上页2425262728293031下页末页
热门关键字
搜索一下,找到相关课件或文库资源 441 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有