点击切换搜索课件文库搜索结果(990)
文档格式:DOC 文档大小:1.4MB 文档页数:16
一、组合逻辑电路的实验 1、电路设计 例一:设计一个由与非门或数据选择器或 3/8 译码器组成的裁判表决电路, 该电路有如下功能:有 A、B、C 三名裁判,其中 A 为主裁判,B、C 为副裁判
文档格式:DOC 文档大小:54KB 文档页数:9
第一篇混合信号电路板的设计准则 模拟电路的工作依赖连续变化的电流和电压。数字电路的工作依赖在接收端根据预先定 义的电压电平或门限对高电平或低电平的检测,它相当于判断逻辑状态的“真”或“假”。在数 字电路的高电平和低电平之间,存在“灰色”区域,在此区域数字电路有时表现出模拟效应, 例如当从低电平向高电平(状态)跳变时,如果数字信号跳变的速度足够快,则将产生过冲和 回铃反射现象
文档格式:PPT 文档大小:1.19MB 文档页数:40
在各种复杂的数字电路中,不但需要对二值信号 进行算术运算和逻辑运算,还经常需要将这些信号和 运算结果保存起来。为此,需要使用具有记忆功能 的基本单元。能够存储一位二值信号的单元电路, 被称为触发器。用“FF”表示。 为了实现记忆一位二值信号的功能,触发器必 须具备以下两个基本特点
文档格式:PPT 文档大小:1.17MB 文档页数:49
在各种复杂的数字电路中,不但需要对二值信号 进行算术运算和逻辑运算,还经常需要将这些信号和 运算结果保存起来。为此,需要使用具有记忆功能 的基本单元。能够存储一位二值信号的单元电路, 被称为触发器。用“FF”表示。 为了实现记忆一位二值信号的功能,触发器必 须具备以下两个基本特点
文档格式:PDF 文档大小:1.99MB 文档页数:75
实验一 基本数字电路. 1-1 实验二 简单时序电路. 2-1 实验三 计数器. 3-1 实验四 555 时基电路及其应用. 4-1 选作部分.X-1 实验五 TTL、HC 和 HCT 器件的参数测试. X-1 实验六 数据选择器和译码器. X-4 实验七 全加器构成及测试. X-6 实验八 组合逻辑中的冒险现象. X-8 实验九 四相时钟分配器. X-10 实验十 A/D 转换器实验.X-12 实验十一 D/A 转换器实验. X-15 4、综合性实验.X-18 实验十二 多路智力竞赛抢答器设计. X-18 实验十三 数字钟电路设计. X-20
文档格式:DOC 文档大小:842.5KB 文档页数:36
时序逻辑电路简称时序电路,与组合逻辑电路并驾齐驱,是数字电路两大重要分支 之一。本章首先介绍时序逻辑电路的基本概念、特点及时序逻辑电路的一般分析方法。 然后重点讨论典型时序逻辑部件计数器和寄存器的工作原理、逻辑功能、集成芯片及其 使用方法及典型应用。最后简要介绍同步时序逻辑电路的设计方法
文档格式:PPT 文档大小:2.94MB 文档页数:79
第七章中规模通用集成电路及其应用 集成电路由SSI发展到MSI、LSI和VLSI,使单个芯片 容纳的逻辑功能越来越强。 一般来说,在SSI中仅是基本器件(如逻辑门或触发器) 的集成,在MSI中已是逻辑部件(如译码器、寄存器等)的 集成,而在LSI和VLSI中则是一个数字子系统或整个数字 系统(如微处理器)的集成
文档格式:PPT 文档大小:1.51MB 文档页数:82
• 10.1 数字电路概述 • 10.2 逻辑门电路 • 10.3 逻辑函数及其化简 • 10.4 组合逻辑电路的分析与设计 • 10.5 组合逻辑部件
文档格式:PPT 文档大小:945.5KB 文档页数:82
• 10.1 数字电路概述 • 10.2 逻辑门电路 • 10.3 逻辑函数及其化简 • 10.4 组合逻辑电路的分析与设计 • 10.5 组合逻辑部件
文档格式:PPT 文档大小:737.5KB 文档页数:27
• 逻辑代数=布尔代数=开关代数 解决逻辑问题的理论方法 ,与布尔、香农有关 • 主要内容 基本逻辑关系:与、或、非及其组合 逻辑函数的表示方法:函数式 真值表 卡诺图 逻辑图 逻辑函数的化简方法:代数法和卡诺图法
首页上页3132333435363738下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有