点击切换搜索课件文库搜索结果(902)
文档格式:PPT 文档大小:3.92MB 文档页数:137
一、以《数字电路》为基础:学习了数字电路的基本设计方法。 二、《可编程逻辑器件》:面向实际工程应用,紧跟技术发展,掌握数字系统新的设计方法
文档格式:DOC 文档大小:1.4MB 文档页数:16
一、组合逻辑电路的实验 1、电路设计 例一:设计一个由与非门或数据选择器或 3/8 译码器组成的裁判表决电路, 该电路有如下功能:有 A、B、C 三名裁判,其中 A 为主裁判,B、C 为副裁判
文档格式:DOC 文档大小:54KB 文档页数:9
第一篇混合信号电路板的设计准则 模拟电路的工作依赖连续变化的电流和电压。数字电路的工作依赖在接收端根据预先定 义的电压电平或门限对高电平或低电平的检测,它相当于判断逻辑状态的“真”或“假”。在数 字电路的高电平和低电平之间,存在“灰色”区域,在此区域数字电路有时表现出模拟效应, 例如当从低电平向高电平(状态)跳变时,如果数字信号跳变的速度足够快,则将产生过冲和 回铃反射现象
文档格式:PPT 文档大小:1.19MB 文档页数:40
在各种复杂的数字电路中,不但需要对二值信号 进行算术运算和逻辑运算,还经常需要将这些信号和 运算结果保存起来。为此,需要使用具有记忆功能 的基本单元。能够存储一位二值信号的单元电路, 被称为触发器。用“FF”表示。 为了实现记忆一位二值信号的功能,触发器必 须具备以下两个基本特点
文档格式:PPT 文档大小:1.17MB 文档页数:49
在各种复杂的数字电路中,不但需要对二值信号 进行算术运算和逻辑运算,还经常需要将这些信号和 运算结果保存起来。为此,需要使用具有记忆功能 的基本单元。能够存储一位二值信号的单元电路, 被称为触发器。用“FF”表示。 为了实现记忆一位二值信号的功能,触发器必 须具备以下两个基本特点
文档格式:PDF 文档大小:1.99MB 文档页数:75
实验一 基本数字电路. 1-1 实验二 简单时序电路. 2-1 实验三 计数器. 3-1 实验四 555 时基电路及其应用. 4-1 选作部分.X-1 实验五 TTL、HC 和 HCT 器件的参数测试. X-1 实验六 数据选择器和译码器. X-4 实验七 全加器构成及测试. X-6 实验八 组合逻辑中的冒险现象. X-8 实验九 四相时钟分配器. X-10 实验十 A/D 转换器实验.X-12 实验十一 D/A 转换器实验. X-15 4、综合性实验.X-18 实验十二 多路智力竞赛抢答器设计. X-18 实验十三 数字钟电路设计. X-20
文档格式:PPT 文档大小:598KB 文档页数:47
同步时序逻辑电路采用时钟脉冲对电路进行控制,由时钟脉冲决定 电路状态的转换。 异步时序逻辑电路不采用时钟脉冲控制,电路状态改变仅受输入信 号的控制。可分为脉冲异步时序逻辑电路和电平异步时序逻辑电路
文档格式:PPT 文档大小:1.59MB 文档页数:68
1.2 逻辑代数中的三种基本运算 1.4 逻辑函数及其表示方法 1.3 逻辑代数的基本定律和规则 1.1 概述 1.5 逻辑函数的公式化简法 1.6 逻辑函数的卡诺图化简法
文档格式:PPT 文档大小:1.17MB 文档页数:68
本章主要介绍数字电路的基本知识、门电路和常用逻辑电路的工作原理等。 7.1 基本概念 7.2 逻辑代数基础 7.3 逻辑门电路 7.4 组合逻辑电路的分析 7.5 组合逻辑电路的综合
文档格式:PDF 文档大小:4.17MB 文档页数:85
6.1概述(时序逻辑电路的特点和分类) 6.2时序逻辑电路的分析方法 6.3若干常用的时序逻辑电路 (寄存器、计数器) 6.4时序逻辑电路的设计方法 6.5时序逻辑电路中的竞争-冒险现象
首页上页3233343536373839下页末页
热门关键字
搜索一下,找到相关课件或文库资源 902 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有