点击切换搜索课件文库搜索结果(990)
文档格式:PPT 文档大小:2.33MB 文档页数:49
逻辑代数是分析和设计数字电路的基本工具。因此首先要了解逻辑代数有什么基本特性,逻辑代数和普通代数又有什么异同之处
文档格式:PPT 文档大小:12.24MB 文档页数:52
8.0概述 8.1可编程阵列逻辑(PAL)器件 8.2通用逻辑阵列(GAL器件 8.3复杂可编程逻辑器件(CPLD)
文档格式:PPT 文档大小:1.23MB 文档页数:52
§5-1 概述 §5-2 时序逻辑电路的分析方法 §5-3 若干常用的时序逻辑电路 §5-4 时序逻辑电路的设计方法
文档格式:PPT 文档大小:9.14MB 文档页数:19
一、寄存器 寄存器是用来寄存数码的逻辑部件,所以必须具备接收和寄存数码的 功能。任何一种触发器都可以构成寄存器,每一个触发器存放一位二进制数 或一个逻辑变量,用n个触发器组成的寄存器就可以存放n位二进制数或n个 逻辑变量
文档格式:PPT 文档大小:1.69MB 文档页数:66
10.1 PLD概述 10.2 PLD的基本结构 10.3 PLD的表示方法 10.4 PLD的分类 10.5 可编程逻辑阵列 PLA 10.6 可编程阵列逻辑 PAL 10.7 通用阵列逻辑 GAL
文档格式:PPT 文档大小:1.06MB 文档页数:40
2.1 概述 2.2逻辑代数中的运算 2.3逻辑代数的公式 2.4逻辑代数的基本规则
文档格式:PPT 文档大小:664KB 文档页数:52
13.1 数字电路的基础知识 13.2 基本逻辑关系 13.3 逻辑代数及运算规则 13.4 逻辑函数的表示法 13.5 逻辑函数的化简
文档格式:PPT 文档大小:1.05MB 文档页数:84
6.1时序逻辑电路的基本概念 6.2时序逻辑电路的一般分析方法 6.3计数器 6.4数码寄存器与移位寄存器 6.5时序逻辑电路的设计方法
文档格式:PPT 文档大小:5.12MB 文档页数:265
2.1 可编程逻辑器件概述 2.2 复杂可编程逻辑器件(CPLD) 2.3 现场可编程门阵列(FPGA) 2.4 在系统可编程(ISP)逻辑器件 2.5 FPGA和CPLD的开发应用选择
文档格式:PPT 文档大小:1.54MB 文档页数:149
学习要求: 了解时序电路的基本结构、分类和常用的描述方法 熟悉各种触发器的功能和使用 熟练掌握同步时序电路分析和设计的基本方法 熟悉状态图的建立,状态简化和状态分配的各个重要 环节 时序逻辑电路模型 同步时序逻辑电路的结构 同步时序逻辑电路的描述 状态表和状态图 触发器 基本 R - S 触发器 时钟控制 R - S 触发器 D 触发器 J - K 触发器 T 触发器 同步时序逻辑电路分析 同步时序逻辑电路设计 同步时序逻辑电路的分析方法 同步时序逻辑电路的设计 同步时序逻辑电路设计举例 建立原始状态图 状态简化 状态编码 ( 状态分配 ) 确定激励函数和输出函数 画出逻辑电路图
首页上页3435363738394041下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有