点击切换搜索课件文库搜索结果(990)
文档格式:PPTX 文档大小:941.76KB 文档页数:22
6.2.1 分析同步时序逻辑电路的一般步骤 6.2.2 同步时序逻辑电路分析举例
文档格式:PDF 文档大小:235.95KB 文档页数:22
一.组合逻辑电路的特点 电路任一时刻的输出状态只决定于该时刻各输入状态的组合,而与电路的原状态无关
文档格式:PPT 文档大小:833.5KB 文档页数:44
(1)掌握组合逻辑电路的分析方法与设计方法。 (2)根据命题,设计合理的组合逻辑电路。 (3)理解加法器、编码器和译码器的逻辑功能,掌握其分析方法。 10.1 组合逻辑电路分析和设计 10.2 加法器 10.3 编码器与译码器 10.4 选择器与分配器
文档格式:PDF 文档大小:4.86MB 文档页数:71
1 认识 EDA 设计软件.2 2 单管放大电路原理图绘制.7 3 振荡器和积分器原理图绘制.13 4 原理图设计高级操作.19 5 原理图电气规则检查与报表输出.24 6 原理图元器件库的创建.29 7 PCB 电路板设计基础 .33 8 单管放大电路 PCB 设计 .37 9 振荡器与积分器电路 PCB 设计 .40 10 手工绘制双列直插元件封装.47 11 绘制数码管 PCB 元件封装库 .51 12 PCB 报表输出 .55
文档格式:DOC 文档大小:1.16MB 文档页数:14
第一节引言 集成电路按其制造材料分为两大类:一类是硅材料集成电路,另一类是砷化镓。目前 用于ASIC设计的主体是硅材料。但是,在一些高速和超高速ASIC设计中采用了GaAs材 料。用GaAs材料制成的集成电路,可以大大提高电路速度,但是由于目前GaAs工艺成品 率较低等原因,所以未能大量采用
文档格式:PPT 文档大小:313.5KB 文档页数:43
第一节引言 硅平面工艺是制造 MOS IC的基础。利用不同的 掩膜版,可以获得不同功能的集成电路。因此, 版图设计成为开发新品种和制造合格集成电路的关键。 1、手工设计 人工设计和绘制版图,有利于充分利用芯片面 积,并能满足多种电路性能要求。但是效率低、 周期长、容易出错,特别是不能设计规模很大的 电路版图。因此,该方法多用于随机格式的、产 量较大的MSI和LSI或单元库的建立
文档格式:PDF 文档大小:4.97MB 文档页数:55
实验一 LabVIEW 编程环境与基本操作实验. 1 实验二 LabVIEW 编程的结构实验 1. 7 实验三 LabVIEW 编程的结构实验 2. 14 实验四 LabVIEW 编程的图形图表、数组与簇. 17 实验五 LabVIEW 编程的数据采集实验. 21 实验六 NI ELVIS 环境与数字温度计设计. 30 实验七 电路测试 1-AC 电路与滤波器特性测试. 42 实验八 电路测试 2—数字 I/O 电路测试. 47 实验九 十字路口红绿灯 LED 控制. 51
文档格式:PPT 文档大小:1.58MB 文档页数:68
一、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确
文档格式:PPT 文档大小:585KB 文档页数:34
6.5.5同步时序逻辑电路设计举例 例: 设计一个“11.序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下: 输入x:0111011110 输出Z:0001000110
文档格式:PPT 文档大小:814KB 文档页数:62
3.1组合逻辑电路的分析方法和设计方法 3.2编码器 3.3译码器 3.4算术运算电路
首页上页3940414243444546下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有