点击切换搜索课件文库搜索结果(661)
文档格式:PPT 文档大小:927.5KB 文档页数:36
7.1 PLD 概述 7.1.1 PLD 的电路结构及分类 7.1.2 PLD 的编程工艺及描述的逻辑规则和符号 7.1.3 PLD 的设计过程及主要优点 7.2 只读存储器 7.2.1 ROM 的内部结构 7.2.2 用ROM 实现组合逻辑设计 7.2.3 常用的LSI ROM器件 7.3 可编程逻辑阵列 7.4 可编程阵列逻辑 7.4.1 组合PAL器件 7.4.2 时序PAL器件 7.5 通用逻辑阵列概述 7.5.1 GAL器件的主要特点 7.5.2 GAL器件的基本机构 7.5.3 GAL器件的命名及分类 7.6 硬件描述语言
文档格式:PPT 文档大小:1.59MB 文档页数:90
5.1 加法器 5.2 数值比较器 5.3 编码器 5.4 译码器 5.5 数据选择器 5.6 数据分配器
文档格式:PPT 文档大小:617KB 文档页数:36
5-1时序电路概述 5-2同步时序电路的分析 5-3同步时序电路的设计 5-4异步时序电路
文档格式:PPT 文档大小:1.51MB 文档页数:68
一、组合逻辑电路某一时刻的输出只取决于此时刻的输入。 二、时序逻辑电路某一时刻的稳定输出不仅取决于当时的输入,还取决于过去的输入(历史状态)。 三、因此记忆元件(Memory Devices)是时序逻辑电路的基本元件
文档格式:PPT 文档大小:5.41MB 文档页数:191
3.1组合逻辑电路特点及表示方法 3.2 SSI组合电路的分析与设计 3.3常用组合逻辑电路 3.4译码器 3.5 数据分配器和数据选择器 3.6 数值比较电路
文档格式:PPT 文档大小:787KB 文档页数:72
2.1 逻辑代数的基本概念 2.2 逻辑代数的基本定理和规则 2.3 逻辑函数表达式的形式与变换 2.4 逻辑函数的简化
文档格式:PDF 文档大小:477.12KB 文档页数:11
北京大学:《数字逻辑电路 Digital Circuits》课程授课电子教案_第五章 时序电路分析与设计(一)同步时序电路设计原理、同步电路故障与亚稳定性
文档格式:PPT 文档大小:1.38MB 文档页数:87
Sec2.1 CMOS 反向器 • 1.CMOS逻辑电路的逻辑电平 • 2.CMOS 反向器 Sec 2.2 CMOS 逻辑门 ➢ CMOS 与非门 ➢ CMOS 或非门 ➢ CMOS 同向缓冲逻辑门 ➢ 与-或-非门 ➢ 异或门 ➢ 三态门 Sec2.3.异或门和其他逻辑门 • 1. 异或门及其应用 • 2. 传输门及其应用 • 3. 三态门 • 4. 漏极开路门 • 5. “线与”逻辑
文档格式:PPT 文档大小:1.49MB 文档页数:64
2.1 逻辑代数的基本概念 2.2 逻辑代数的公式、定理和规则 2.3 逻辑函数的化简 2.4 逻辑函数的表示方法及其相互转换
文档格式:PPT 文档大小:512.5KB 文档页数:44
1.4 逻辑代数的基本定理 1.5 逻辑函数及其表示方法 1.6(1.7) 逻辑函数的卡诺图化简法 1.7(1.8) 具有无关项逻辑函数及其化简
首页上页4041424344454647下页末页
热门关键字
搜索一下,找到相关课件或文库资源 661 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有