点击切换搜索课件文库搜索结果(630)
文档格式:PPT 文档大小:2.11MB 文档页数:47
第一节 概述 第二节 可编程阵列逻辑器件(PAL) 第三节 通用阵列逻辑GAL器件 第四节 现场可编程门阵列FPGA
文档格式:DOC 文档大小:1.4MB 文档页数:16
一、组合逻辑电路的实验 1、电路设计 例一:设计一个由与非门或数据选择器或 3/8 译码器组成的裁判表决电路, 该电路有如下功能:有 A、B、C 三名裁判,其中 A 为主裁判,B、C 为副裁判
文档格式:PPT 文档大小:1.79MB 文档页数:58
一、计数器的概念 1. 什么叫计数? 计数:统计脉冲的个数。 2. 什么叫计数器? 计数器:实现计数功能的时序部件
文档格式:PPT 文档大小:125.5KB 文档页数:3
江西农业大学:《数字逻辑》课程教学资源(PPT讲稿)第四章 组合逻辑电路——4.3 常用中规模组合逻辑部件的原理和应用 4.3.3 数据选择器及多路分配器 2 数据选择器的应用
文档格式:PPT 文档大小:1.69MB 文档页数:59
4.1.1 基本RS触发器 4.1.2 同步RS触发器 4.1.3 主从RS触发器 4.1.4 主从JK触发器 4.1.5 D触发器 4.1.6 T触发器 4.1.7 触发器逻辑功能的转换
文档格式:PPT 文档大小:1.74MB 文档页数:126
解:(1)分析电路结构:该电路是由七个与非门及一 个JKFF组成,且CP下降沿触发,属于米勒电路,输 入信号X1,X2,输出信号Z
文档格式:PPT 文档大小:1.58MB 文档页数:68
一、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确
文档格式:PPT 文档大小:1.37MB 文档页数:66
利用LD端的置最小数法实现任意 进制计数器,若实现模长为M,则 预置的最小数为2 n -M。将Qcc取反 送给LD即可
文档格式:PPT 文档大小:1.07MB 文档页数:34
根据功能要求,实现具体电路设计,本节分为用门电路设计和用中规模功能器件设计。 一、采用门电路设计 1、一般设计方法 设计过程与分析过程正好相反,其步骤如下: (1)搞清功能要求,明确因果关系,设置输入、输出变量
文档格式:DOC 文档大小:0.99MB 文档页数:60
目录 第一部分实验基础知识 一.实验的基本过程 二.实验操作规范和故障检查方法 三数字集成电路概述、特点及使用须知 四.数字逻辑电路的测试方法
首页上页4142434445464748下页末页
热门关键字
搜索一下,找到相关课件或文库资源 630 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有