点击切换搜索课件文库搜索结果(618)
文档格式:PPT 文档大小:2.38MB 文档页数:136
6.1时序电路概述 6.2同步时序逻辑电路的分析 6.3异步时序电路的分析方法 6.4同步时序电路的设计方法
文档格式:PDF 文档大小:1.63MB 文档页数:324
机械设计制造及其自动化专业 《电工技术基础》 《电子技术基础》 机械电子工程专业 工业工程专业 《电工电子技术》 车辆工程专业 新能源科学与工程专业 测控技术及仪器专业 《电工电子技术(1)》 《电工电子技术(2)》 光电信息科学与工程专业 自动化专业 《电路分析》 《模拟电子技术》 《数字电子技术》 《电子工艺实习 A》 《EDA 技术》 《综合电子设计》 自动化专业(卓越计划) 《电路原理》 电气工程及其自动化专业 《电子电路课程设计》 《电子工艺实习 B》 智能科学与技术专业 电子信息工程专业 《电工电子实习 B》 通信工程专业 通信工程专业(卓越计划) 物联网工程专业 《电路与电子技术》 计算机科学与技术专业 《计算机电路基础》 软件工程专业 网络工程专业 质量管理工程专业 信息与计算科学专业 《数字逻辑电路》 电子信息科学与技术专业 数理实验班
文档格式:PDF 文档大小:432.87KB 文档页数:26
在前面九章学习的基础上,通过本章十个阶段的练习,一定能逐步掌握 Verilog hdl设计的 要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综合前和综合后 仿真,再独立完成每一阶段规定的练习。当十个阶段的练习做完后,便可以开始设计一些简 单的逻辑电路和系统。很快我们就能过渡到设计相当复杂的数字逻辑系统。当然,复杂的数 字逻辑系统的设计和验证,不但需要系统结构的知识和经验的积累,还需要了解更多的语法 现象和掌握高级的 Verilog hdl系统任务,以及与C语言模块接口的方法(即PLI),这些已 超出的本书的范围。有兴趣的同学可以阅读 Verilog语法参考资料和有关文献,自己学习, 我们将在下一本书中介绍 Verilog较高级的用法
文档格式:PDF 文档大小:701.68KB 文档页数:48
本章的习题首先可以分为时序逻辑电路的分析和时序逻辑电路的设计两大 关。在时序逻辑电路分析的题日中又分为两种类燜,一种类型是分析由触发器 和门电路组成的时序逻辑电路,另一种类型是分析由中规模集成的时序逻辑电 路模块为核心组成的时序逻辑电路。这两种电路的分析方法是不同的
文档格式:PDF 文档大小:556.34KB 文档页数:42
这一章的习题不外乎组合逻辑电路分析和组合逻辑电路设计两大类 所谓组合逻辑电路的分析,是指分析给定逻辑电路的功能,写出它的逻辑函 数式或功能表,以使逻辑功能更加直观、明了
文档格式:PPT 文档大小:1.44MB 文档页数:61
1、组合逻辑电路基础 布尔代数基本公式,逻辑门,卡诺图 2、计算机中常用的组合逻辑电路 一位加法器,译码器,编码器,多路选择器等 3、时序逻辑电路 D锁存器,D触发器,寄存器 4、时序逻辑电路设计 有限状态机,七段显示十进制数双向计数器设计 5、可编程序逻辑阵列(器件)简介 PLA, PLD
文档格式:PPT 文档大小:2.13MB 文档页数:92
1、组合逻辑电路基础 布尔代数基本公式,逻辑门,卡诺图 2、计算机中常用的组合逻辑电路 一位加法器,译码器,编码器,多路选择器等 3、时序逻辑电路 D锁存器,D触发器,寄存器 4、时序逻辑电路设计 有限状态机,七段显示十进制数双向计数器设计 5、可编程序逻辑阵列(器件)简介
文档格式:PPT 文档大小:3.14MB 文档页数:93
9.1门电路 9.2组合逻辑电路分析基础 9.3编码器 9.4译码显示电路 9.5数值比较器和数据选择器
文档格式:PPT 文档大小:1.7MB 文档页数:106
一、组合电路的分析方法和设计方法 二、利用数据选择器和译码器进行逻辑设计的方法 三、加法器、编码器、译码器等中规模集成电路的逻辑功能和使用方法
文档格式:PDF 文档大小:346.26KB 文档页数:22
目录 第20章门电路和组合逻辑电路 第20.2节基本门电路及其组合 第20.2.3题 第20.3节TTL门电路 第20.3.2题 第20.5节逻辑代数 第20.5.5题 第20.5.6题
首页上页4445464748495051下页末页
热门关键字
搜索一下,找到相关课件或文库资源 618 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有