当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

《数字电子电路》PPT教学课件_第6章 时序电路的分析与设计

资源类别:文库,文档格式:PPT,文档页数:136,文件大小:2.38MB,团购合买
6.1时序电路概述 6.2同步时序逻辑电路的分析 6.3异步时序电路的分析方法 6.4同步时序电路的设计方法
点击下载完整版文档(PPT)

第6章时序电路的分析与设计 第6章时序电路的分析与设计 6时序电路概述 6,2同步时序逻辑电路的分析 63异步时序电路的分析方法 64同步时序电路的设计方法 BACK

第 6 章 时序电路的分析与设计 第 6 章 时序电路的分析与设计 6.1 时序电路概述 6.2 同步时序逻辑电路的分析 6.3 异步时序电路的分析方法 6.4 同步时序电路的设计方法

第6章时序电路的分析与设计 61时序电路概述 61时序电路的特点 逻辑电路分为两类:一类是组合逻辑电路,另一类是时 序逻辑电路。在组合逻辑电路中,任一时刻的输出仅与该时 刻输入变量的取值有关,而与输入变量的历史情况无关;在 时序逻辑电路中,任一时刻的输出不仅与该时刻输入变量的 取值有关,而且与电路的原状态,即与过去的输入情况有关

第 6 章 时序电路的分析与设计 6.1 时序电路概述 6.1.1 时序电路的特点 逻辑电路分为两类:一类是组合逻辑电路,另一类是时 序逻辑电路。在组合逻辑电路中,任一时刻的输出仅与该时 刻输入变量的取值有关,而与输入变量的历史情况无关;在 时序逻辑电路中,任一时刻的输出不仅与该时刻输入变量的 取值有关,而且与电路的原状态,即与过去的输入情况有关

第6章时序电路的分析与设计 与组合逻辑电路相比,时序逻辑电路有两个特点:第一, 时序逻辑电路包含组合逻辑电路和存储电路两部分,存储电路 具有记忆功能,通常由触发器组成;第二,存储电路的状态反 馈到组合逻辑电路的输入端,与外部输入信号共同决定组合逻 辑电路的输出。组合逻辑电路的输出除包含外部输出外,还包 含连接到存储电路的内部输出,它将控制存储电路状态的转移。 组合逻辑电路 q q存储电路 图6-1时序逻辑电路的结构框图

第 6 章 时序电路的分析与设计 图 6-1 时序逻辑电路的结构框图 与组合逻辑电路相比,时序逻辑电路有两个特点:第一, 时序逻辑电路包含组合逻辑电路和存储电路两部分,存储电路 具有记忆功能,通常由触发器组成;第二,存储电路的状态反 馈到组合逻辑电路的输入端,与外部输入信号共同决定组合逻 辑电路的输出。组合逻辑电路的输出除包含外部输出外,还包 含连接到存储电路的内部输出,它将控制存储电路状态的转移。 存储电路 组合逻辑电路 … … … x1 … x n z 1 z m q1 q j y1 y k

第6章时序电路的分析与设计 在图6-1时序逻辑电路的结构框图中,X(x1l,x2,…,xn) 为外部输入信号;Q(q12q2…9)为存储电路的状态输出 也是组合逻辑电路的内部输入;z(z1,z2,…,zn)为外部输 出信号;Y(y,y2,灬,yk)为存储电路的激励信号,也是组 合逻辑电路的内部输出。在存储电路中,每一位输出q(=1, 2,…,j)称为一个状态变量,个状态变量可以组成2个不 同的内部状态。时序逻辑电路对于输入变量历史情况的记 忆就是反映在状态变量的不同取值上,即不同的内部状态 代表不同的输入变量的历史情况

第 6 章 时序电路的分析与设计 在图6-1时序逻辑电路的结构框图中,X(x1, x2 , …, xn) 为外部输入信号; Q(q1 , q2 , …, qj)为存储电路的状态输出, 也是组合逻辑电路的内部输入;Z(z1, z2 , …, zm)为外部输 出信号;Y(y1 , y2 , …, yk)为存储电路的激励信号,也是组 合逻辑电路的内部输出。在存储电路中,每一位输出qi (i = 1, 2, …,j )称为一个状态变量, j个状态变量可以组成2 j个不 同的内部状态。时序逻辑电路对于输入变量历史情况的记 忆就是反映在状态变量的不同取值上,即不同的内部状态 代表不同的输入变量的历史情况

第6章时序电路的分析与设计 1=f(x,x2…xnq1,42;…,引) f2(x1 g1, 92 q1,42…,q n、n 9"n5 25 q1#=h(y,y2;…ym,q",q2;;q) h2(y1,y2y2q,q2; n h,(

第 6 章 时序电路的分析与设计        =   =   =   ( , , , , , , , ) ( , , , , , , , ) ( , , , , , , , ) 1 2 1 2 2 2 1 2 1 2 1 1 1 2 1 2 n j n n n n n n m n m n j n n n n n n n n j n n n n n n n z f x x x q q q z f x x x q q q z f x x x q q q …        =   =   =   ( , , , , , , , ) ( , , , , , , , ) ( , , , , , , , ) 1 2 1 2 2 2 1 2 1 2 1 1 1 2 1 2 n j n n n n n n k n k n j n n n n n n n n j n n n n n n n y g x x x q q q y g x x x q q q y g x x x q q q        =   =   =   + + + ( , , , , , , , ) ( , , , , , , , ) ( , , , , , , , ) 1 2 1 2 1 2 1 2 1 2 1 2 1 1 2 1 2 1 1 n j n n n k n n j n j n j n n n k n n n n j n n n n n n n q h y y y q q q q h y y y q q q q h y y y q q q … …

第6章时序电路的分析与设计 其中,第一个方程组称为输出方程,第二个方程组称为驱动 方程(或激励方程),第三个方程组称为状态方程。方程中 的上标n和n+1表示相邻的两个离散时间(或称相邻的两个节 拍),如q、q…、q表示存储电路中每个触发器的当前 状态(也称现状态或原状态),q、q、…、q表示存 储电路中每个触发器的新状态(也称下一状态或次状态)。 以上三个方程组可写成如下形式: z"=F(X"2Q") Y"=G(X",Q") Q=H(r 0

第 6 章 时序电路的分析与设计 其中,第一个方程组称为输出方程,第二个方程组称为驱动 方程(或激励方程), 第三个方程组称为状态方程。方程中 的上标n和n+1表示相邻的两个离散时间(或称相邻的两个节 拍),如 表示存储电路中每个触发器的当前 状态(也称现状态或原状态), 表示存 储电路中每个触发器的新状态(也称下一状态或次状态)。 以上三个方程组可写成如下形式: n j n n q1 、q2 、、q 1 1 2 1 1 + + +  n j n n q 、q 、 、q ( , ) ( , ) ( , ) n 1 n n n n n n n n Q H Y Q Y G X Q Z F X Q = = = +

第6章时序电路的分析与设计 从以上关系式不难看出:时序逻辑电路某时刻的输出Z 决定于该时刻的外部输入杪和内部状态Q";而时序逻辑电路 的下一状态Q1同样决定于和②。时序逻辑电路的工作过 程实质上就是在不同的输入条件下,内部状态不断更新的过 程。以上三个方程人们习惯写成如下形式 Z=F(X, Q) Y=G(X,Q) Q=HY, Q)

第 6 章 时序电路的分析与设计 从以上关系式不难看出:时序逻辑电路某时刻的输出Z n 决定于该时刻的外部输入X n和内部状态Qn;而时序逻辑电路 的下一状态Qn+1同样决定于X n和Qn 。时序逻辑电路的工作过 程实质上就是在不同的输入条件下,内部状态不断更新的过 程。 以上三个方程人们习惯写成如下形式: ( , ) ( , ) ( , ) 1 Q H Y Q Y G X Q Z F X Q n = = = +

第6章时序电路的分析与设计 612时序电路的分类 & >C1 CI Ec1 IK IK IK CP FE FE FE 图6-2同步二进制加法计数器

第 6 章 时序电路的分析与设计 6.1.2 时序电路的分类 图 6-2 同步二进制加法计数器 1J C1 1K 1J C1 1K 1J C1 1K & & F F1 F F0 F F2 Z C P Q2 Q1 Q0

第6章时序电路的分析与设计 & CP EDCI >C1 Cl IK lK IK FE FF FE 图6-3异步二进制加法计数器

第 6 章 时序电路的分析与设计 图 6-3 异步二进制加法计数器 1J C1 1K 1J C1 1K 1J C1 1K & F F1 F F0 F F2 C P Z Q2 Q0 Q1

第6章时序电路的分析与设计 吋序电路按输出信号的特点又可以分为米里( Mealy) 型和摩尔( Moore)型时序电路两种。 Mealy型时序电路的输 出函数为Z=F(X,Q),即某时刻的输出决定于该时刻 的外部输入和内部状态Q,如图6-4所示的 Mealy型串行加 法器电路。在该电路中,a1、b为串行数据输入,s为串行 数据输出,s=a+b+c1,或s=a+b+Q。 Moore型时序电路 的输出函数为Z=F(Q),如图6-5所示的 Moore型串行加 法器电路。在该电路中串行数据输出s=Q1。Meay型串行 加法器电路和 Moore型串行加法器电路具有相同的逻辑功 能,但 Moore型串行加法器电路的输出比 Mealy型串行加法 器的输出迟一个节拍

第 6 章 时序电路的分析与设计 时序电路按输出信号的特点又可以分为米里(Mealy) 型和摩尔(Moore)型时序电路两种。Mealy型时序电路的输 出函数为 Z= F(X,Q),即某时刻的输出决定于该时刻 的外部输入X和内部状态Q,如图6-4所示的Mealy型串行加 法器电路。在该电路中,ai、bi为串行数据输入,si为串行 数据输出,si=ai+bi+ci-1,或si = ai+bi+Q。Moore型时序电路 的输出函数为 Z = F(Q),如图6-5所示的Moore型串行加 法器电路。在该电路中串行数据输出si =Q1。Mealy型串行 加法器电路和Moore型串行加法器电路具有相同的逻辑功 能,但Moore型串行加法器电路的输出比Mealy型串行加法 器的输出迟一个节拍

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共136页,可试读30页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有