点击切换搜索课件文库搜索结果(529)
文档格式:PPT 文档大小:4.69MB 文档页数:132
电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。本章重点是掌握二进制、十进制及其相互转换,了解BCD码的含义;理解二进制计数器的逻辑功能(同步、异步、加法、减法);难点是移位寄存器的工作原理分析,计数器的工作过程分析。 • 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:PPT 文档大小:513.5KB 文档页数:93
• 1.MSI的应用 • 2.组合逻辑电路的分析方法 • 3.组合逻辑电路的设计方法 Sec3.1 概述 Sec3.2 组合逻辑电路的分析方法 Sec3.3 组合逻辑电路的设计方法 Sec.3.5 多路选择器 Sec3.6 译码器 Sec.3.7 组合逻辑电路的VHDL设计方法 • Sec3.7.1 VHDL设计语言 • Sec3.7.2 用VHDL设计全加器 • Sec3.7.3 VHDL多路选择器设计 • Sec3.7.4 VHDL设计译码器方法
文档格式:PDF 文档大小:1.44MB 文档页数:48
 概述  组合逻辑电路分析  组合逻辑电路设计  考虑特殊问题的逻辑设计  若干常用的组合逻辑电路  组合逻辑电路中的竟争——冒险
文档格式:PPT 文档大小:339.5KB 文档页数:23
5.2.1随机存取存储器 5.2.2只读存储器
文档格式:PPT 文档大小:262.5KB 文档页数:10
清华大学:《逻辑设计与数字系统》课程教学资源(PPT课件)第二章 组合逻辑电路(2-2)多路选择器(数据选择器)
文档格式:PPT 文档大小:644KB 文档页数:9
图2.4用两片74LS148组成的16线-4线编码器
文档格式:PPT 文档大小:1.45MB 文档页数:53
3.1逻辑代数 3.2逻辑函数的卡诺图化简法 3.3组合逻辑电路的分析 3.4组合逻辑电路的设计 3.5组合逻辑电路中的竞争冒险
文档格式:PPT 文档大小:277KB 文档页数:16
例:设计一序列信号发生器,产生序列1010010100 序列信号发生器就是用来产生序列电位和序列脉 冲的逻辑部件。按其结构来分,序列信号发生器可分 为计数型和移位型两种 计数型序列信号发生器由计数器和组合电路来构 成。计数器相当于组合电路的输入源,决定序列信号 的长度,组合电路则在这个输入源的作用下产生序列 信号。这时,计数器的输出可以供给几个组合电路, 产生几种长度相同但是序列内容不同的序列信号。 计数型序列信号发生器的设计方法 1、根据序列长度M确定触发器位数k,2k1
文档格式:PPT 文档大小:868.5KB 文档页数:47
3.1逻辑代数 3.2逻辑函数的卡诺图化简法 3.3组合逻辑电路的分析方法 3.4组合逻辑电路的设计方法 3.5组合逻辑电路中的竞争冒险
文档格式:PDF 文档大小:1.62MB 文档页数:34
北京大学:《集成电路原理与设计 Principle of Integrated Circuits》课程电子教案(数字集成电路原理与设计)chap4-1 第四章 CMOS单元电路 静态CMOS逻辑电路 4.6 复杂逻辑门的分析
首页上页4344454647484950下页末页
热门关键字
搜索一下,找到相关课件或文库资源 529 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有