点击切换搜索课件文库搜索结果(500)
文档格式:PPT 文档大小:43.5KB 文档页数:2
通用阵列逻辑(General Array Logic) 工艺:E2CMOS 擦除方式:加电 基本结构:与或阵列(可编与、固定或) 输出电路结构:OLMC(可编程)
文档格式:PPT 文档大小:297.5KB 文档页数:8
缩小电路的体积、减小连线、提高电路的可靠性,使设计的 工作量大为减少 多路选择器、译码器、全加器和只读存储器 逻辑函数式对照法
文档格式:PPT 文档大小:3.79MB 文档页数:18
一、数字电路的特点 二、典型应用 三、电子器件的发展 四、设计方法的变化 五、学习方法 六、考核方法 七、参考书 八、任课教师
文档格式:PPT 文档大小:309KB 文档页数:8
《数字逻辑电路》课程教学资源(实验指导)译码器应用的设计与实例
文档格式:PPT 文档大小:1.48MB 文档页数:48
4.1 概述 4.2 组合逻辑电路的分析与设计方法 4.3 常用组合逻辑电路部件 4.4 组合逻辑电路中的竞争-冒险
文档格式:PPT 文档大小:221KB 文档页数:25
1掌握同步时序电路的一般分析方法 2掌握同步计数器的一般分析方法 3会用反馈归零法、反馈置数法和级联法将集成芯片构成任意进制计数器 4根据功能表会用大、中规模集成芯片构成给定功能的电路  第1、2学时: 时序逻辑电路的分析方法  第3、4学时: 时序逻辑电路的设计方法  第5、6学时: 同步计数器  第7、8学时: 集成同步计数器及其应用  第9、10学时:数据寄存器和移位寄存器
文档格式:PPT 文档大小:296.5KB 文档页数:20
第6章组合逻辑电路设计实例 一、桶式移位器 二、简单浮点编码器 三、双优先级编码器 四、级联比较器 五、关模比较器
文档格式:PPT 文档大小:172.5KB 文档页数:7
用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 为减小芯片面积,简化译码器,使输出函数为最简的与或表达式,采用PLA。例1的PLA形式
文档格式:DOC 文档大小:335.5KB 文档页数:20
计数器的一个很重要的应用是产生定时控 制信号。比如,在产品加工流水生产线上,为 完成产品的加工,就需要在产品加工周期中在 特定的时间向特定的加工设备发出控制信号。 在较复杂的数字系统中,控制单元也需要按规 定的时序和间隔对各逻辑模块发出系列定时控 制信号以使系统调同工作。 可利用环形计数器产生定时信号
文档格式:PPT 文档大小:929.5KB 文档页数:36
3.1 概述 3.2 组合逻辑电路的分析和设计 3.3 若干常用的组合逻辑电路 3.4 组合电路中的竞争—冒险现象
首页上页4344454647484950下页末页
热门关键字
搜索一下,找到相关课件或文库资源 500 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有