点击切换搜索课件文库搜索结果(503)
文档格式:PPT 文档大小:3.59MB 文档页数:62
实验一 数据传送实验 实验目的: (1)学习使用伟福仿真软件 (2)掌握8031内部RAM和外部RAM之间数据传送特点和应用。 (3)复习数据传送指令。 实验二 数制转换运算实验 实验目的 : 1、学习二进制数转换为BCD码数的一般算法。 2、学习十进制数转换成ASCⅡ码的一般算法。 实验三 控制转移程序实验 实验目的 : 学习掌握控制转移指令程序设计方法。 实验四 定时器/计数器实验 实验目的 : 1、学习掌握利用中断、查询方法设计8031内部定时计数器程序。 2、进一步掌握中断处理程序的编程方法。 实验五 串行口扩展实验 实验目的 : 1、掌握串行口控制显示器硬件原理及软件设计方法。 2、掌握单片机与74LS164接口电路设计。 实验六 串行通信实验 实验目的: 学习单片机串行通信方式,熟悉串行通信程序设计。 实验七 流水灯实验 实验目的: 掌握8051单片机输入、输出端口程序设计方法
文档格式:PPT 文档大小:6.28MB 文档页数:159
4.1组合逻辑电路的分析 4.2组合逻辑电路的设计 4.3组合逻辑电路中的竞争和冒险 4.4常用组合逻辑集成电路 4.5组合可编程电路 4.6用Verilog HDL描述组合逻辑电路
文档格式:PPT 文档大小:537KB 文档页数:33
⒈ 组合逻辑电路 任一时刻稳态输出只取决于该时刻输入信号的组合,而与电路原来状态无关,称为组合逻辑电路。 ⒉ 组合逻辑电路的分析和设计 组合逻辑电路的分析:已知组合逻辑电路,求出输入输出逻辑表达式(逻辑功能)
文档格式:PDF 文档大小:3.34MB 文档页数:69
7.1 反馈的基本概念与分类 7.2 负反馈放大电路的四种组态 7.3 负反馈放大电路增益的一般表达式 7.4 负反馈对放大电路性能的影响 7.5 深度负反馈条件下的近似计算 7.6 负反馈放大电路设计 7.7 负反馈放大电路的频率响应 7.8 负反馈放大电路的稳定性
文档格式:PPT 文档大小:2.86MB 文档页数:70
7.1反馈的基本概念与分类 7.2负反馈放大电路的四种组态 7.3负反馈放大电路增益的一般表达式 7.4负反馈对放大电路性能的影响 7.5深度负反馈条件下的近似计算 7.6负反馈放大电路设计 7.7负反馈放大电路的频率响应 7.8负反馈放大电路的稳定性
文档格式:PDF 文档大小:2.07MB 文档页数:44
6.1 概述 6.2 时序逻辑电路的分析方法 6.3 若干常用的时序逻辑电路 6.4 时序逻辑电路的设计方法 6.5 用可编程逻辑器件实现同步时序逻辑电路 6.6 时序逻辑电路中的竞争-冒险现象
文档格式:PDF 文档大小:2.45MB 文档页数:71
7.1 反馈的基本概念与分类 7.3 负反馈放大电路增益的一般表达式 7.4 负反馈对放大电路性能的影响 7.5 深度负反馈条件下的近似计算 7.2 负反馈放大电路的四种组态 7.6 负反馈放大电路设计 7.7 负反馈放大电路的频率响应 7.8 负反馈放大电路的稳定性
文档格式:PDF 文档大小:4.17MB 文档页数:85
6.1概述(时序逻辑电路的特点和分类) 6.2时序逻辑电路的分析方法 6.3若干常用的时序逻辑电路 (寄存器、计数器) 6.4时序逻辑电路的设计方法 6.5时序逻辑电路中的竞争-冒险现象
文档格式:PPT 文档大小:4.69MB 文档页数:132
电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。本章重点是掌握二进制、十进制及其相互转换,了解BCD码的含义;理解二进制计数器的逻辑功能(同步、异步、加法、减法);难点是移位寄存器的工作原理分析,计数器的工作过程分析。 • 5.1 概述 • 5.2 触发器 • 5.3 时序逻辑电路的分析 • 5.4 常用时序逻辑电路 • 5.5 时序逻辑电路的设计 • 5.6 用PLD实现时序逻辑电路
文档格式:PPT 文档大小:1MB 文档页数:72
6.1 脉冲异步时序逻辑电路 6.2 电平异步时序逻辑电路 6.2.1 概述 6.2.2 电平异步时序逻辑电路的分析 6.2.3 电平异步时序逻辑电路反馈回路间的竞争 6. 3 电平异步时序逻辑电路的设计
首页上页4445464748495051下页末页
热门关键字
搜索一下,找到相关课件或文库资源 503 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有