点击切换搜索课件文库搜索结果(249)
文档格式:PPT 文档大小:427KB 文档页数:6
一,为什么要进行位置更新? 位置更新指的是移动台向网络登记其新的位置 区,以保证在有此移动台的呼叫时网络能够正常接续 到该移动台处。移动台的位置更新主要由另一种位置 寄存器——访问位置寄存器(VLR)进行管理。 移动台每次一开机,就会收到来自于其所在位 置区中的广播控制信道(BCCH)发出的位置区识别码 (LAI),它自动将该识别码与自身存储器中的位置区识 别码(上次开机所处位置区的编码)相比较,若相同, 则说明该移动台的位置未发生改变,无需位置更新; 否则,认为移动台已由原来位置区移动到了一个新的 位置区中,必须进行位置更新
文档格式:PPT 文档大小:363.5KB 文档页数:30
1串行接口的输入过程 (1)数据通过串行数据输入端输入,串行接口接收到外设 的串行数据后,通过控制寄存器和串行输入/并行输出移位寄 存器变换为并行数据,同时送入数据输入寄存器暂存
文档格式:PPT 文档大小:1.09MB 文档页数:77
• 1 学习时序逻辑电路的分析方法; • 2学习时序逻辑电路的设计方法; • 3学习中规模集成电路的应用;计数器、寄存器、移位寄存器、顺序脉冲发生器等
文档格式:PPT 文档大小:359KB 文档页数:9
一、实验目的 1 掌握移位寄存器的功能特性 2 考察识图、电路连接和电路操作的能力 3 检查对数字电路基础知识的了解 4 考察集成电路的应用能力
文档格式:PPT 文档大小:465KB 文档页数:35
DACO832是一个8位D/A转换器芯片,单电源供电,从 +5V~+15V均可正常工作,基准电压的范围为±10V,电流 建立时间为1μs,CMOS工艺,低功耗20m。其内部结构如图 9.1所示,它由1个8位输入寄存器、1个8位DAC寄存器和1个 8位D/A转换器组成和引脚排列如图9.2所示
文档格式:PDF 文档大小:387.41KB 文档页数:25
实验一 逻辑门电路测试之一 实验二 逻辑门电路测试之二 实验三 单稳态电路与无稳态电路 实验四 晶体振荡器 实验五 组合逻辑电路的应用 实验六 计数器和脉宽测量 实验七 同步时序系统设计 实验八 单次同步时序系统设计 实验九 程序控制反馈移位寄存器 实验十 m序列 实验十一 数字锁相环 实验十二 模数与数摸转换 实验十三 可同步时序系统设计仿真 实验十四 程序控制反馈移位寄存器仿真
文档格式:PPT 文档大小:1.05MB 文档页数:84
6.1时序逻辑电路的基本概念 6.2时序逻辑电路的一般分析方法 6.3计数器 6.4数码寄存器与移位寄存器 6.5时序逻辑电路的设计方法
文档格式:PPT 文档大小:221KB 文档页数:25
1掌握同步时序电路的一般分析方法 2掌握同步计数器的一般分析方法 3会用反馈归零法、反馈置数法和级联法将集成芯片构成任意进制计数器 4根据功能表会用大、中规模集成芯片构成给定功能的电路  第1、2学时: 时序逻辑电路的分析方法  第3、4学时: 时序逻辑电路的设计方法  第5、6学时: 同步计数器  第7、8学时: 集成同步计数器及其应用  第9、10学时:数据寄存器和移位寄存器
文档格式:PPT 文档大小:2.38MB 文档页数:296
1、 ARM指令中的第二操作数“operand2”有哪些具体形式? 解:有三种:寄存器、寄存器移位、8位位图立即数
文档格式:PDF 文档大小:2.95MB 文档页数:66
实验部分 实验一 TTL 门电路实验-1 实验二 组合逻辑电路设计实验-3 实验三 优先编码器与七段译码驱动器应用实验-4 实验四 七段字形显示译码器实验-8 实验五 触发器应用实验-11 实验六 移位寄存器应用实验-13 实验七 移位寄存器设计实验-16 实验八 二进制计数、译码显示电路设计实验-19 实验九 十进制计数、译码、显示实验-22 实验十 门电路应用实验-24 实验十一 555 定时器电路及其应用实验-27 实验十二 D/A 转换器实验-29 实验十三 A/D 转换器实验-32 设计部分 课题 1 时间计数显示系统的设计-34 课题 2 定时控制电路的设计-36 课题 3 数字电子钟系统的设计-37 课题 4 交通信号灯控制器的设计-39 课题 5 转速测量显示系统设计-41 课题 6 电子密码锁的设计-42 课题 7 数显式直流稳压电源设计-44 课题 8 三位数字频率计数系统设计-44 课题 9 智力竟赛抢答器设计-45
首页上页23456789下页末页
热门关键字
搜索一下,找到相关课件或文库资源 249 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有