当前位置:高等教育资讯网  >  中国高校课件下载中心  >  大学文库  >  浏览文档

《数字电子技术》课程教学资源(PPT课件讲稿)第五章 时序逻辑电路的分析

资源类别:文库,文档格式:PPT,文档页数:77,文件大小:1.09MB,团购合买
• 1 学习时序逻辑电路的分析方法; • 2学习时序逻辑电路的设计方法; • 3学习中规模集成电路的应用;计数器、寄存器、移位寄存器、顺序脉冲发生器等
点击下载完整版文档(PPT)

第5章 时序逻辑电路的分析

1 第5章 时序逻辑电路的分析

Chapter5.本章任务 1学习时序逻辑电路的分析方法; 2学习时序逻辑电路的设计方法 3学习中规模集成电路的应用;计数器、寄存 器、移位寄存器、顺序脉冲发生器等

2 Chapter 5. 本章任务 • 1 学习时序逻辑电路的分析方法; • 2学习时序逻辑电路的设计方法; • 3学习中规模集成电路的应用;计数器、寄存 器、移位寄存器、顺序脉冲发生器等

51时序逻辑电路概述 时序逻辑电路定义:时序逻辑电路是一种 在任何时刻的输出,不仅取决于该时刻电路 的输入,而且与电路过去的输入有关的逻辑 电路因此时序逻辑电路必须具有存储功能

3 5.1时序逻辑电路概述 • 时序逻辑电路定义:时序逻辑电路是一种 在任何时刻的输出, 不仅取决于该时刻电路 的输入,而且与电路过去的输入有关的逻辑 电路.因此时序逻辑电路必须具有存储功能

时序逻辑电路的特点 1除了有组合逻辑电路以外,还有存储电路, (由FF组成)具有记忆过去输入信号的能 力 ·2存储电路的状态反馈到输入端与输入信号 共同决定其组合电路部分的输出

4 时序逻辑电路的特点 • 1.除了有组合逻辑电路以外,还有存储电路, (由F.F.组成)具有记忆过去输入信号的能 力 • 2.存储电路的状态反馈到输入端与输入信号 共同决定其组合电路部分的输出

1两个简单的时序逻辑电路的结构 时序逻辑=存储元件+组合逻辑 Preset p cIk Co2 H clear

5 1.两个简单的时序逻辑电路的结构 时序逻辑=存储元件+组合逻辑 1 1 1

时序逻辑=组合逻辑电路+存储元件 Q DO

6 时序逻辑=组合逻辑电路+存储元件

2时序逻辑电路的结构 (1)时序逻辑电路的简化结构框图 组合逻辑 Yk 存储逻辑 WL Zm

7 2.时序逻辑电路的结构 组合逻辑 存储逻辑 Xi Yk WL Zm (1)时序逻辑电路的简化结构框图

(2)时序逻辑电路的描述方法 °(1)输出方程 Y(t)=FIX(t,),w(tn) °(2)驱动方程 W(tn+1)=H[Z tn), w(tn) (3)状态方程 z tn)=GX(tn), w(tn )

8 (2)时序逻辑电路的描述方法 • (1)输出方程: • Y(tn) = F [x(tn), w(tn)] • (2)驱动方程: • w(tn+1)=H[Z (tn),W (tn) ] • (3)状态方程: • z(tn) =G[x(tn), w(tn)]

时序逻辑电路的结构框图的另一种形式 (有存储元件输出的) WL Zm Memory Qn Comb Xi D Logic Logic Yk 9

9 时序逻辑电路的结构框图的另一种形式 (有存储元件输出的) Comb. Logic Memory Logic Qn Xi Yk Zm wL

3时序逻辑电路的两种类型 1Meay型时序逻辑电路(状态机)的框图 Xt)(动态显示 输出方程: X(t) y(t)=F/X(t), w(t) Input Next excitation Output State STATE Cuent Logic Memor state Output Clk signal Clocked synchronous state machine structure--Mealy type Meay型状态机输出不仅与记忆状态有关,而且与当前输入有关。 10

10 3.时序逻辑电路的两种类型 Mealy型状态机输出不仅与记忆状态有关,而且与当前输入有关。 输出方程: y(tn )=F[x(tn ),w(tn )] 1.Mealy型时序逻辑电路(状态机)的框图

点击下载完整版文档(PPT)VIP每日下载上限内不扣除下载券和下载次数;
按次数下载不扣除下载券;
24小时内重复下载只扣除一次;
顺序:VIP每日次数-->可用次数-->下载券;
共77页,可试读20页,点击继续阅读 ↓↓
相关文档

关于我们|帮助中心|下载说明|相关软件|意见反馈|联系我们

Copyright © 2008-现在 cucdc.com 高等教育资讯网 版权所有