单片机系统的扩展
单片机系统的扩展
101存储器的扩展 10.1.1程序存储器的扩展 、扩展总线 数据总线宽度为8位,由P0口提供; 地址总线宽度为16位,可寻址范围达26,即6{K。低8位A7~A0由P0口经地址锁 存器提供,高8位A15~A8由P2口提供。由于P0口是数据、地址分时复用,所以P0口输 出的低8位地址必须用地址锁存器进行锁存; 控制总线由RD、W、PSEN、ALE和EA等信号组成,用于读写控制、片外ROM 选通、地址锁存控制和片内、片外ROM选择 地址锁存器一般选用带三态缓冲输出的8D锁存器74[S373
10.1 存储器的扩展 10.1.1 程序存储器的扩展 一、扩展总线
ALE G OE AB PO ∽ 80C31 G DB OE 74LS373是有输出三态门的电平允许8D锁存器。当G (使能端)为高电平时,锁存器的数据输出端Q的状态与数 据输入端D相同(透明的)。当G端从高电平返回到低电平时 (下降沿后),输入端的数据就被锁存在锁存器中,数据输 入端D的变化不再影响Q端输出
74LS373是有输出三态门的电平允许8D锁存器。当G (使能端)为高电平时,锁存器的数据输出端Q的状态与数 据输入端D相同(透明的)。当G端从高电平返回到低电平时 (下降沿后),输入端的数据就被锁存在锁存器中,数据输 入端D的变化不再影响Q端输出。 G Q D G D D D Q Q Q OE : : : G Q D G Q D 74LS373 ALE G OE 80C31 D7 : : D0 Q7 : : Q0 P2 P0 AB DB
片外ROM操作时序 进行ROM的扩展,其扩展方法较为简单容易,这 是由单片机的优良扩展性能决定的。单片机的地址 总线为16位,扩展的片外ROM的最大容量为64KB,地 址为0000~FFFH。扩展的片外RAM的最大容量也为 64KB,地址为0000~FFFH。 由于80C51采用不同的控制信号和指令,尽管ROM 与RAM的地址是重叠的,也不会发生混乱。 80C51对片内和片外ROM的访问使用相同的指令,两 者的选择是由硬件实现的。 芯片选择现在多采用线选法,地址译码法用的渐少。 ROM与RAM共享数据总线和地址总线
二、片外ROM操作时序 进行ROM的扩展,其扩展方法较为简单容易,这 是由单片机的优良扩展性能决定的。单片机的地址 总线为16位,扩展的片外ROM的最大容量为64KB,地 址为0000H~FFFFH。扩展的片外RAM的最大容量也为 64KB,地址为0000H~FFFFH。 ❖由于80C51采用不同的控制信号和指令 ,尽管ROM 与RAM的地址是重叠的,也不会发生混乱。 ❖80C51对片内和片外ROM的访问使用相同的指令,两 者的选择是由硬件实现的。 ❖芯片选择现在多采用线选法,地址译码法用的渐少。 ROM与RAM共享数据总线和地址总线
访问片外ROM的时序: 第1个机器周期 第2个机器周期 SIiS2iS3 S4i S5 S6 i S1i S2 S3 S6i SI S2 ALE PSEN P2口 输出PHX+输出PCH 输出RX输出PX ()(指令()(指令(四)(令(四))(m 80c51系列单片机的cPU在访问片外ROM的一个机器周期内, 信号ALE出现两次(正脉冲),ROM选通信号也两次有效, 这说明在一个机器周期内,CPU两次访问片外ROM,也即在 个机器周期内可以处理两个字节的指令代码,所以在 80c51系列单片机指令系统中有很多单周期双字节指令
访问片外ROM的时序 : S1 S2 S3 S4 S5 S6 S1 S2 S3 S4 S5 S6 S1 S2 输出PCH 输出PCH 输出PCH 输出PCH PCL PCL PCL PCL PCL 第1个机器周期 第2个机器周期 ALE PSEN P2口 P0口 指令 指令 指令 指令 80C51系列单片机的CPU在访问片外ROM的一个机器周期内, 信号ALE出现两次(正脉冲),ROM选通信号也两次有效, 这说明在一个机器周期内,CPU两次访问片外ROM,也即在 一个机器周期内可以处理两个字节的指令代码,所以在 80C51系列单片机指令系统中有很多单周期双字节指令
、ROM芯片及扩展方法 1、 EPROM存储器及扩展 常用的芯片有2732、2764、27128、27256、27512等。 2751227256271282764 2764271282725627512 al5 Vpp Vpp Vpp Cc cc cc A12A12A12A12 2 27 PGM PGM A14 A7 A7 A7 A7 26 NC A13A13 A13 A6 A6 A6 A8 A8 A8 A4 A4 527645 24 A9 A9 A9 A4 A4 A4 A4 62712823 All All A11 A11 A3 OE OEOEoE/Vpp A2 A2 A2 8272562110A10410A10 Al Al Al 92751220cE CECE CE AO AO AO AO 10 19 Q7 Q7 00 Q0 Q0 18 17 16Q4 Q4 GND GND GND GND 14 15 Q3 Q3
三、ROM芯片及扩展方法 1、EPROM存储器及扩展 常用的芯片有2732、2764、27128、27256、27512等 。 1 2 3 4 5 6 7 8 9 10 11 12 13 14 28 27 26 25 24 23 22 21 20 19 18 17 16 15 2764 27128 27256 27512 2764 Vcc PGM NC A8 A9 A11 OE A10 CE Q7 Q6 Q5 Q4 Q3 27128 Vcc PGM A13 A8 A9 A11 OE A10 CE Q7 Q6 Q5 Q4 Q3 27256 Vcc A14 A13 A8 A9 A11 OE A10 CE Q7 Q6 Q5 Q4 Q3 27512 Vcc A14 A13 A8 A9 A11 OE/Vpp A10 CE Q7 Q6 Q5 Q4 Q3 2764 Vpp A12 A7 A6 A4 A4 A3 A2 A1 A0 Q0 Q1 Q2 GND 27256 Vpp A12 A7 A6 A4 A4 A3 A2 A1 A0 Q0 Q1 Q2 GND 27128 Vpp A12 A7 A6 A4 A4 A3 A2 A1 A0 Q0 Q1 Q2 GND 27512 A15 A12 A7 A6 A4 A4 A3 A2 A1 A0 Q0 Q1 Q2 GND
EPROM存储器扩展电路: P2.0-P2.4 A8-A12 ALE D7 m Q7 A7 PO 2764A 80C31 AO EA Do Q0 PSEN
EPROM存储器扩展电路: OE 2764A A7 : : A0 A8-A12 CE D0~D7 74LS373 ALE G OE 80C31 D7 : : D0 Q7 : : Q0 PSEN EA P2.0-P2.4 P0
2、 EEPROM存储器及扩展 常用的 EEPROM芯片有2864、2817等。 NC 28 Vo RDY/BUSY1 28Vcc A12 WE A12 27 WE 123456789u1 26 NC A8 A5 4A9 23A11 2864A20E 65A32 23A1l 72817A220E 21A10 21410 A 3456789u1 19I/07 191/07 I/00 l8I/06 I/00 18I/06 I/0112 17I/05 I/ I/0213 161/04 I/02 GND14 15I/03 GND 234 17I/05 16I/04 15I/03
2、EEPROM存储器及扩展 常用的EEPROM芯片有2864、2817等 。 1 2 3 4 5 6 7 8 9 10 11 12 13 14 28 27 26 25 24 23 22 21 20 19 18 17 16 15 2864A Vcc WE NC A8 A9 A11 OE A10 CE I/O7 I/O6 I/O5 I/O4 I/O3 NC A12 A7 A6 A5 A4 A3 A2 A1 A0 I/O0 I/O1 I/O2 GND 1 2 3 4 5 6 7 8 9 10 11 12 13 14 28 27 26 25 24 23 22 21 20 19 18 17 16 15 2817A Vcc WE NC A8 A9 A11 OE A10 CE I/O7 I/O6 I/O5 I/O4 I/O3 RDY/BUSY A12 A7 A6 A5 A4 A3 A2 A1 A0 I/O0 I/O1 I/O2 GND
10.1.2数据存储器的扩展 、RAM扩展原理 扩展RAM和扩展ROM类似,由P2口提供高8位地址,P0口分时 地作为低8位地址线和8位双向数据总线。外部RAM读时序为: 第1个机器周期 第2个机器周期 SI:S2!S3;S4:S5;S6S1;S2:S3:S4:S5 S6I SI S2 I nuuiuiuriuiiu ALE PSI 2口 输出PHX 1输出DPH X输出CX P0口! PCL指令》〈DPL 〈数据入(P)〈令》
10.1.2 数据存储器的扩展 一、RAM扩展原理 扩展RAM和扩展ROM类似,由P2口提供高8位地址,P0口分时 地作为低8位地址线和8位双向数据总线。外部RAM读时序为: S1 S2 S3 S4 S5 S6 S1 S2 S3 S4 S5 S6 S1 S2 输出PCH 输出DPH PCL DPL 第1个机器周期 第2个机器周期 ALE PSEN P2口 P0口 指令 数据入 输出PCH PCL 指令 RD
外部RAM写时序为: 第1个机器周期 第2个机器周期 ;sS1}S2S3:s4;S5s6;S1S2}s3;S4:S5S6:S1;s2 ALE PSEN P2口 输出PHX 输出DPH 输出PCH :D()(指8)(m)}〈据)(四)(》
外部RAM写时序为: S1 S2 S3 S4 S5 S6 S1 S2 S3 S4 S5 S6 S1 S2 输出PCH 输出DPH PCL DPL 第1个机器周期 第2个机器周期 ALE PSEN P2口 P0口 指令 数据出 输出PCH PCL 指令 WR