点击切换搜索课件文库搜索结果(990)
文档格式:DOC 文档大小:250.5KB 文档页数:4
一、实验目的 1.进一步熟悉辅助设计工具My Analog中工具 Sched和 My spice 2.熟悉利用生成的Symbol子电路构建复杂电路的方法。 二、实验内容 先用图形编辑工具 Sched实现与非门子电路,通过电路检查模拟,确认正 确后生成子模块符号 Symbol,并用该符号组成九级环形振荡电路,模拟后求出 振荡的波形
文档格式:PPT 文档大小:326KB 文档页数:21
1.由给定的逻辑图写出逻辑关系表达式。 (注意写的方向) 分析步骤(求解过程) 2.用逻辑代数或卡诺图对逻辑表达式进行化简。 (注意表达式的简化形式) 3.列出输入输出真值表并得出结论
文档格式:PPT 文档大小:508KB 文档页数:15
9-1电子设计自动化软件工具概述 9-2 Pspice应用 9-3EWB使用简介 9-4max+plu开发工具介绍 9-5小结
文档格式:DOC 文档大小:30KB 文档页数:1
一、教材 《模拟电路的计算机分析与设计-PSpice 程序应用》 二、上机学时及要求 1. 每人上机 4 次,每次 4 学时。其中,前 2 次安排教师辅导,后 2 次自己上机练习
文档格式:PPS 文档大小:6.04MB 文档页数:154
4.1组合逻辑电路的分析 4.2组合逻辑电路的设计 4.3组合逻辑电路中的竞争和冒险 4.4常用组合逻辑集成电路 4.5组合可编程电路 4.6用Verilog HDL描述组合逻辑电路
文档格式:PDF 文档大小:701.68KB 文档页数:48
本章的习题首先可以分为时序逻辑电路的分析和时序逻辑电路的设计两大 关。在时序逻辑电路分析的题日中又分为两种类燜,一种类型是分析由触发器 和门电路组成的时序逻辑电路,另一种类型是分析由中规模集成的时序逻辑电 路模块为核心组成的时序逻辑电路。这两种电路的分析方法是不同的
文档格式:PPT 文档大小:836KB 文档页数:65
§5.1概述 §5.2寄存器 §5.3计数器的分析 §5.4计数器的设计 §5.5计数器的应用举例
文档格式:PPT 文档大小:836KB 文档页数:64
第五章时序逻辑电路 5.1概述 5.2寄存器 5.3计数器的分析 5.4计数器的设计 5.5计数器的应用举例
文档格式:PPT 文档大小:836KB 文档页数:65
第五章时序逻辑电路 5.1概述 5.2寄存器 5.3计数器的分析 5.4计数器的设计 5.5计数器的应用举例
文档格式:PDF 文档大小:847.38KB 文档页数:30
实验一 门电路逻辑功能及测试 实验二 组合逻辑电路 实验三 译码器和数据选择器 实验四 触发器 实验五 时序电路测试及研究 实验六 计数译码显示电路的设计 实验七 555时基电路的应用 实验八 数字电子秒表
首页上页4950515253545556下页末页
热门关键字
搜索一下,找到相关课件或文库资源 990 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有