点击切换搜索课件文库搜索结果(654)
文档格式:PPT 文档大小:3.66MB 文档页数:57
第六节 逻辑函数的卡诺图化简法 逻辑函数的化简有公式法和图形法等。公式法是利用逻辑代数的公式、定理和规则来对逻辑函数化简,这种方法适用于各种复杂的逻辑函数,但需要熟练地运用公式和定理,且具有一定的运算技巧。图形法就是利用函数的卡诺图来对逻辑函数化简,这种方法简单直观,容易掌握,但变量太多时卡诺图太复杂,图形法已不适用。在对逻辑函数化简时,充分利用随意项可以得到十分简单的结果
文档格式:PPT 文档大小:8.59MB 文档页数:147
本章从什么是触发器出发,介绍了常见触发器逻辑功能及其动作特点;介绍了时序逻辑电路的构成与分析方法;举例说明了时序逻辑电路设计的一般方法并重点介绍了寄存器、计数器电路的组成与原理,常见寄存器、计数器集成芯片;最后介绍了脉冲单元电路。读者应深入理解特征方程、状态图、时序图等时序逻辑电路分析与设计的基本概念,理解常见触发器逻辑功能、动作特点,掌握常见寄存器、计数器集成芯片的逻辑功能及其应用
文档格式:PDF 文档大小:270.08KB 文档页数:19
1.门电路:逻辑门电路是指能够实现各种基本逻辑关系的电路, 简称“门 电路”或逻辑元件。最基本的门电路是与门、或门和非门。 2.在逻辑电路中, 逻辑事件的是与否用电路电平的高、低来表示。 若用1 代表低电平、0代表高电平,则称为正逻辑。相反为负逻辑
文档格式:PPT 文档大小:2.16MB 文档页数:81
本章学习重点在TTL和CMOS集成电路的外部特性,主要有两个方面:一是输入与输出之间的逻辑功能;二是外部电气特性及其主要参数。 第一节 标准TTL与非门 第二节 其它类型TTL门电路 第三节 ECL逻辑门电路 第四节 I2L逻辑门电路 第五节 NMOS逻辑门电路 第六节 CMOS逻辑门电路 第七节 逻辑门的接口电路
文档格式:PPT 文档大小:220KB 文档页数:17
5.1概述 5.1.1 MOS管的基本特性 5.1.2CMOS逻辑电路 5.2半导体存储器 5.2.1随机存取存储器 5.2.2只读存储器 5.3可编逻辑器件 5.3.1可编程逻辑阵列 5.3.2可编程阵列逻辑 5.3.3其它可编程逻辑器件
文档格式:PDF 文档大小:4.17MB 文档页数:85
6.1概述(时序逻辑电路的特点和分类) 6.2时序逻辑电路的分析方法 6.3若干常用的时序逻辑电路 (寄存器、计数器) 6.4时序逻辑电路的设计方法 6.5时序逻辑电路中的竞争-冒险现象
文档格式:PPT 文档大小:737.5KB 文档页数:27
• 逻辑代数=布尔代数=开关代数 解决逻辑问题的理论方法 ,与布尔、香农有关 • 主要内容 基本逻辑关系:与、或、非及其组合 逻辑函数的表示方法:函数式 真值表 卡诺图 逻辑图 逻辑函数的化简方法:代数法和卡诺图法
文档格式:PPT 文档大小:628.5KB 文档页数:12
一、逻辑函数 1.逻辑函数在数字电路中,逻辑变量表示输入条件,逻辑函数表示输出结果,输入变量A、B、C.通过逻辑运算得到输出结果F。它们之间的结果可表示为: F=f(A、B、C
文档格式:PPT 文档大小:927.5KB 文档页数:36
7.1 PLD 概述 7.1.1 PLD 的电路结构及分类 7.1.2 PLD 的编程工艺及描述的逻辑规则和符号 7.1.3 PLD 的设计过程及主要优点 7.2 只读存储器 7.2.1 ROM 的内部结构 7.2.2 用ROM 实现组合逻辑设计 7.2.3 常用的LSI ROM器件 7.3 可编程逻辑阵列 7.4 可编程阵列逻辑 7.4.1 组合PAL器件 7.4.2 时序PAL器件 7.5 通用逻辑阵列概述 7.5.1 GAL器件的主要特点 7.5.2 GAL器件的基本机构 7.5.3 GAL器件的命名及分类 7.6 硬件描述语言
文档格式:PPT 文档大小:1.61MB 文档页数:15
烟台理工学院:《数字电路与逻辑设计》课程教学资源(课件讲稿)第六章 时序逻辑电路 6.1 时序电路的基本分析和设计方法
首页上页5051525354555657下页末页
热门关键字
搜索一下,找到相关课件或文库资源 654 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有