点击切换搜索课件文库搜索结果(968)
文档格式:PPT 文档大小:43.5KB 文档页数:2
通用阵列逻辑(General Array Logic) 工艺:E2CMOS 擦除方式:加电 基本结构:与或阵列(可编与、固定或) 输出电路结构:OLMC(可编程)
文档格式:PPT 文档大小:172.5KB 文档页数:7
用ROM实现逻辑函数时,地址译码器的每个输出都为一条字 线,不能减少。输出函数为标准的与或表达式。 为减小芯片面积,简化译码器,使输出函数为最简的与或表达式,采用PLA。例1的PLA形式
文档格式:PPT 文档大小:486KB 文档页数:8
概述 组合逻辑电路(简称组合电路)任意时刻的输出信号仅 取决于该时刻的输入信号,与信号作用前电路原来的状 态无关 时序逻辑电路(简称时序电路)任意时刻的输出信号不 仅取决于该时刻的输入信号,而且还取决于电路原来的 状态,即与以前的输入信号有关
文档格式:PPT 文档大小:2.33MB 文档页数:49
逻辑代数是分析和设计数字电路的基本工具。因此首先要了解逻辑代数有什么基本特性,逻辑代数和普通代数又有什么异同之处
文档格式:PDF 文档大小:18.11MB 文档页数:74
时序逻辑电路的输出状态不仅决定于当时的输入状态,而且与电路原来的状态有关,具有记忆功能。 触发器是时序逻辑电路的基本单元 组合逻辑电路的输出状态完全由当时的输入变量的组合状态决定,与电路的原状态无关
文档格式:PPT 文档大小:3.46MB 文档页数:30
8.1 概述 8.2 现场可编程逻辑阵列 FPLA 8.3 PAL(Programmable Array Logic) 8.4 通用逻辑阵列 GAL 8.5 可擦除的可编程逻辑阵列EPLD 8.7 现场可编程门阵列FPGA 8.8 在系统可编程通用数字开关(ispGDS) 8.9 PLD的编程
文档格式:PPT 文档大小:1.14MB 文档页数:69
门电路是用以实现逻辑关系的电 子电路,与我们所讲过的基本逻辑关 系相对应,门电路主要有:与门、或 门、与非门、或非门、异或门等。 在数字电路中,一般用高电平代 表1、低点平代表0,即所谓的正逻辑 系统
文档格式:PPT 文档大小:770.5KB 文档页数:75
第一章数字电路基础 1.1数字电路的基础知识 1.2基本逻辑关系 1.3逻辑代数及运算规则 1.4逻辑函数的表示法 1.5逻辑函数的化简
文档格式:PPT 文档大小:770.5KB 文档页数:74
第一章数字电路基础 1.1数字电路的基础知识 1.2基本逻辑关系 1.3逻辑代数及运算规则 1.4逻辑函数的表示法 1.5逻辑函数的化简
文档格式:PPT 文档大小:770.5KB 文档页数:75
第一章数字电路基础 1.1数字电路的基础知识 1.2基本逻辑关系 1.3逻辑代数及运算规则 1.4逻辑函数的表示法 1.5逻辑函数的化简
首页上页5354555657585960下页末页
热门关键字
搜索一下,找到相关课件或文库资源 968 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有