点击切换搜索课件文库搜索结果(102)
文档格式:PPT 文档大小:107.5KB 文档页数:9
一、实验目的 1.学会组合逻辑电路的实验分析及其设计方法。 2.验证半加器、全加器的逻辑功能
文档格式:DOC 文档大小:190.5KB 文档页数:7
一、是非题(对打“√”,错打“×”。每题2分,共10分) ()1.逻辑函数表达式的化简结果是唯一的。 ()2.多位数加法器可利用半加器通过位数扩展得到。 ()3.下图电路中,图(a)和图(b)的逻辑功能相同
文档格式:PDF 文档大小:3.09MB 文档页数:36
实验一 常用电子仪器的使用 1 实验二 单级放大电路 6 实验三 射极跟随器 10 实验四 集成运算放大器的应用 13 实验五 门电路逻辑功能及测试 18 实验六 组合逻辑电路 24 实验七 数字电子秒表 27 附 录 常用数字集成电路引脚图 32
文档格式:PDF 文档大小:2.54MB 文档页数:78
4.1概述(组合逻辑电路的特点和功能描述) 4.2组合逻辑电路的分析方法和设计方法 4.3若干常用的组合逻辑电路 编码器、译码器、 数据选择器、加法器、数值比较器 4.4组合逻辑电路中的竞争冒险现象 成因、检查和消除方法
文档格式:PPT 文档大小:1.5MB 文档页数:50
第8章时序逻辑设计实践(一) 一、S型锁存器和触发器 二、M器件:计数器、移位寄存器 三、其它:文档、迭代、故障和亚稳定性
文档格式:PPT 文档大小:2.18MB 文档页数:70
第6章组合逻辑电路 一、概述 二、组合逻辑电路的分析和设计方法 三、编码器 四、译码器 五、数据选择器与数据分配器 六、加法器和数值比较器 七、组合逻辑电路中的竞争冒险 八、本章小结
文档格式:PPT 文档大小:2.5MB 文档页数:39
第8章时序逻辑设计实践(二) 一、S型锁存器和触发器 二、M器件:计数器、移位寄存器 三、其它:文档、迭代、故障和亚稳定性
文档格式:PPT 文档大小:833.5KB 文档页数:39
3.3 常用组合逻辑电路 编码器 译码器 数据选择器 比较器 加法器 函数发生器
文档格式:PPT 文档大小:1.9MB 文档页数:107
4.1组合逻辑电路的分析与设计方法 4.2加法器 4.3数值比较器 4.4编码器 4.5译码器 4.6数据选择器 4.7数据分配器
文档格式:PPT 文档大小:7.73MB 文档页数:99
常用组合逻辑电路种类很多,主要有全加器、 译码器、编码器、多路选择器、多路分配器、数 值比较器、奇偶检验电路等。 常用组合电路均有中规模集成电路(MSI)产 品。 MSI组合部件具有功能强、兼容性好、体积 小、功耗低、使用灵活等优点,因此得到广泛应 用。本节主要介绍几种典型MSI组合逻辑部件的 功能及应用
首页上页4567891011下页末页
热门关键字
搜索一下,找到相关课件或文库资源 102 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有