点击切换搜索课件文库搜索结果(8800)
文档格式:PDF 文档大小:262.06KB 文档页数:24
EDA(Electronic Design Automation) ASIC(Application Specific Integrated Circuit) FPGA(Field Programmable Gate-Array) CPLD(Complex Programmable Logic Device) SOC(System On a Chip) IP(Intellectual Property) ISP(In-System Programmable )
文档格式:PDF 文档大小:1.85MB 文档页数:35
一、VHDL的顺序语句 二、VHDL的其它语句 三、LOOP 四、NEXT
文档格式:PDF 文档大小:862.32KB 文档页数:49
1.文本编辑:用任何文本编辑器都可以进行,也可以用专用的 HDL编辑环境。通常VHDL文件保存为.vhd文件 2.功能仿真:将文件调入HDL仿真软件进行功能仿真,检查逻辑 功能是否正确(也叫前仿真,对简单的设计可以跳过这一步, 只在布线完成以后,进行时序仿真)
文档格式:PDF 文档大小:312.78KB 文档页数:8
数字集成电路的发展 自 20 世纪 60 年代以来遵循摩尔定律,每 1.5 年集成度与速度提高一倍。 从简单的门电路到复杂的数字系统,系统复杂程度急剧提高
文档格式:PDF 文档大小:611.48KB 文档页数:90
一、HDL主要类型 二、什么是Verilog 三、Verilog历史 四、Verilog与VHDL的比较 五、Verilog的主要能力
文档格式:PDF 文档大小:235.27KB 文档页数:26
第五章作业 1. 并行信号赋值语句有哪两种形式?请将两种 形式做比较。 2. VHDL中主要有哪几种延迟类型?它们有什 么区别?
文档格式:PDF 文档大小:254.13KB 文档页数:31
第一章作业 1. Top_Down设计方法主要包括哪几个层 次?分别包含什么内容? 2. 什么是IP核?学习VHDL与掌握IP核技 术的关系是什么? 7. FPGA/CPLD的主要优缺点是什么? ASIC的主要优缺点是什么?
文档格式:PDF 文档大小:455.1KB 文档页数:18
工程坯流片 IC设计者在集成电路设计开发阶段,为了验证自己所 设计的集成电路是否成功,必须进行工程坯流片。 集成电路设计者自己进行工程坯流片时,往往一片晶 圆上只能验证一个设计项目(产品),而每次工程坯 流片FOUNDRY至少提供6-12片,制造出的芯片数量 将达到成千上万片,远多于设计阶段产品测试所需的 数量。如果设计成功,则可以将多余的芯片作为商品 出售,如果设计中存在问题,则所有芯片全部报废。 然而多数情况下,一个设计需要至少进行两次工程坯 流片才能成功,由此造成了极大人力和财力的浪费
文档格式:PDF 文档大小:133.01KB 文档页数:10
基本门电路的设计(采用数据流设计 ) 基本门电路表达简单逻辑关系,采用简单的赋值语句就能方 便地实现;没有必要采用更复杂的结构
文档格式:PDF 文档大小:101.32KB 文档页数:11
时序电路的信号变化特点: 同步时序电路以时钟信号为驱动;电路内部信号的变化 (或输出信号的变化)只发生在特定的时钟边沿;其他时刻 输入信号的变化对电路不产生影响;
首页上页727728729730731732733734下页末页
热门关键字
搜索一下,找到相关课件或文库资源 8800 个  
©2008-现在 cucdc.com 高等教育资讯网 版权所有